-
公开(公告)号:CN1571069A
公开(公告)日:2005-01-26
申请号:CN200410003834.4
申请日:2004-02-06
Applicant: 株式会社瑞萨科技
CPC classification number: G11C16/349
Abstract: 这里提供了一种存储器系统,允许准备数个替换存储器块以便扩展可重写寿命,从而有助于提高信息存储的可靠性。存储器系统带有一个在预定物理地址单元中包括多个数据块的非易失性存储器和一个响应于来自外部的存取请求来控制所述非易失性存储器的控制器。数据块中的每一个具有用于保存关于每个数据区域的重写计数和错误检验信息的区域。控制器在非易失性存储器上的读操作中根据错误检验信息检查被读取的区域中的错误,并且,当有错误时,如果重写计数大于一个预定值,将用另一个数据块替换相关数据块,或者,如果不大于,校正与错误有关的数据块中的数据。
-
公开(公告)号:CN1519689A
公开(公告)日:2004-08-11
申请号:CN200410003831.0
申请日:2004-02-06
Applicant: 株式会社瑞萨科技
IPC: G06F3/06
CPC classification number: G06F13/385 , G11C5/14 , G11C7/24
Abstract: 即使在数据传送过程期间,也可以在紧急停止请求的基础上可靠地保护数据,并且极大地提高可靠性。在由存储卡等构成的数据存储器系统1中进行的数据读/写传送过程中,当请求紧急停止的紧急停止信号从主机的信息处理器PC输入时,控制器控制电路4立即停止传送过程,并向信息处理器PC通知读数据传送结束。其中,读数据传送结束的通知可以是正常结束,也可以是异常结束。向信息处理器PC通知读数据传送结束之后,即使信息处理器PC再次发出读数据传送请求,控制器2也不传送数据,并通知信息处理器PC无法进行读数据传送。
-
公开(公告)号:CN100409193C
公开(公告)日:2008-08-06
申请号:CN200410001330.9
申请日:2004-01-06
Applicant: 株式会社瑞萨科技
CPC classification number: G07F7/084 , G06F11/1044 , G06Q20/341 , G07F7/1008
Abstract: 本发明提供一种非易失性存储器装置和数据处理系统。当从信息处理设备发出用于读取的传送用户数据的请求时,控制电路传送用户数据和管理数据到错误检测电路,由它检查用户数据的错误。如果用户数据不包含错误,则控制电路向信息处理设备通知能够传送用户数据,并且把它传送到信息处理设备。如果用户数据包含错误,则X计数错误位置和校正数据计算电路使用用户数据和管理数据来计算校正单元和校正数据,并且判断校正单元是否是可校正的。如果不可校正(有比X个单元更多的校正单元),则控制电路向信息处理设备通知用户数据是不可校正的,然后把用户数据和管理数据传送到信息处理设备。
-
公开(公告)号:CN100380529C
公开(公告)日:2008-04-09
申请号:CN200410001543.1
申请日:2004-01-13
Applicant: 株式会社瑞萨科技
IPC: G11C29/00
CPC classification number: G06F11/1666 , G06F11/004 , G06F11/20 , G06F11/2053 , G11C16/04 , G11C29/44 , G11C29/4401 , G11C29/76 , G11C2029/0407 , G11C2029/0409 , G11C2229/723
Abstract: 本发明目的是检测、通知、和存储半导体存储器中的异常区域,以极大地改进可靠性。存储卡所拥有的半导体存储器内部包含用户区、替换区、区域替换信息存储区、和管理区。半导体存储器的内部包含用户区、替换区、和管理区。用户区为用户可以使用的数据区。当在用户区中发生错误时替换区被替换。区域替换信息存储区存储区域替换区信息。管理区存储替换信息。信息处理部分在如下两种水平上执行替换。当在半导体存储器区域检测到指示错误征兆的操作时,信息处理部分在存储卡的空闲状态过程中执行区域替换。当在区域中检测到错误操作时,信息处理部分立即执行区域替换。
-
公开(公告)号:CN100437455C
公开(公告)日:2008-11-26
申请号:CN200410003831.0
申请日:2004-02-06
Applicant: 株式会社瑞萨科技
IPC: G06F3/06
CPC classification number: G06F13/385 , G11C5/14 , G11C7/24
Abstract: 即使在数据传送过程期间,也可以在紧急停止请求的基础上可靠地保护数据,并且极大地提高可靠性。在由存储卡等构成的数据存储器系统1中进行的数据读/写传送过程中,当请求紧急停止的紧急停止信号从主机的信息处理器PC输入时,控制器控制电路4立即停止传送过程,并向信息处理器PC通知读数据传送结束。其中,读数据传送结束的通知可以是正常结束,也可以是异常结束。向信息处理器PC通知读数据传送结束之后,即使信息处理器PC再次发出读数据传送请求,控制器2也不传送数据,并通知信息处理器PC无法进行读数据传送。
-
公开(公告)号:CN101303659A
公开(公告)日:2008-11-12
申请号:CN200810109438.8
申请日:2004-01-06
Applicant: 株式会社瑞萨科技
CPC classification number: G07F7/084 , G06F11/1044 , G06Q20/341 , G07F7/1008
Abstract: 本发明提供一种非易失性存储器装置和数据处理系统。当从信息处理设备发出用于读取的传送用户数据的请求时,控制电路传送用户数据和管理数据到错误检测电路,由它检查用户数据的错误。如果用户数据不包含错误,则控制电路向信息处理设备通知能够传送用户数据,并且把它传送到信息处理设备。如果用户数据包含错误,则X计数错误位置和校正数据计算电路使用用户数据和管理数据来计算校正单元和校正数据,并且判断校正单元是否是可校正的。如果不可校正(有比X个单元更多的校正单元),则控制电路向信息处理设备通知用户数据是不可校正的,然后把用户数据和管理数据传送到信息处理设备。
-
公开(公告)号:CN1538284A
公开(公告)日:2004-10-20
申请号:CN200410034821.3
申请日:2004-04-14
Applicant: 株式会社瑞萨科技
CPC classification number: G06F12/0862 , G06F12/0866 , G06F2212/2146 , G06F2212/6022
Abstract: 本申请公开了一种存储设备,其能够灵活地确定要预读的数据。该存储设备包括:非易失性存储器;比该非易失性存储器具有更高的访问速度的缓冲存储器;以及控制电路。所述控制电路建立一个预读数据管理表,该表将外部输入的预读命令指定的预读数据的逻辑地址与存储预读数据的缓冲存储器地址关联起来,该控制电路从非易失性存储器读出所述命令指定的数据,并将其作为预读数据存储到所述缓冲存储器中。当外部输入的读命令指定的逻辑地址与所述预读数据管理表所关联的逻辑地址匹配时,控制电路从所述缓冲存储器输出相应的预读数据。
-
公开(公告)号:CN101393541A
公开(公告)日:2009-03-25
申请号:CN200810169893.7
申请日:2004-02-06
Applicant: 株式会社瑞萨科技
CPC classification number: G06F13/385 , G11C5/14 , G11C7/24
Abstract: 即使在数据传送过程期间,也可以在紧急停止请求的基础上可靠地保护数据,并且极大地提高可靠性。在由存储卡等构成的数据存储器系统1中进行的数据读/写传送过程中,当请求紧急停止的紧急停止信号从主机的信息处理器PC输入时,控制器控制电路4立即停止传送过程,并向信息处理器PC通知读数据传送结束。其中,读数据传送结束的通知可以是正常结束,也可以是异常结束。向信息处理器PC通知读数据传送结束之后,即使信息处理器PC再次发出读数据传送请求,控制器2也不传送数据,并通知信息处理器PC无法进行读数据传送。
-
公开(公告)号:CN1530836A
公开(公告)日:2004-09-22
申请号:CN200410001330.9
申请日:2004-01-06
Applicant: 株式会社瑞萨科技
CPC classification number: G07F7/084 , G06F11/1044 , G06Q20/341 , G07F7/1008
Abstract: 本发明提供一种非易失性存储器装置和数据处理系统。当从信息处理设备发出用于读取的传送用户数据的请求时,控制电路传送用户数据和管理数据到错误检测电路,由它检查用户数据的错误。如果用户数据不包含错误,则控制电路向信息处理设备通知能够传送用户数据,并且把它传送到信息处理设备。如果用户数据包含错误,则X计数错误位置和校正数据计算电路使用用户数据和管理数据来计算校正单元和校正数据,并且判断校正单元是否是可校正的。如果不可校正(有比X个单元更多的校正单元),则控制电路向信息处理设备通知用户数据是不可校正的,然后把用户数据和管理数据传送到信息处理设备。
-
公开(公告)号:CN1517947A
公开(公告)日:2004-08-04
申请号:CN200410001543.1
申请日:2004-01-13
Applicant: 株式会社瑞萨科技
CPC classification number: G06F11/1666 , G06F11/004 , G06F11/20 , G06F11/2053 , G11C16/04 , G11C29/44 , G11C29/4401 , G11C29/76 , G11C2029/0407 , G11C2029/0409 , G11C2229/723
Abstract: 本发明目的是检测、通知、和存储半导体存储器中的异常区域,以极大地改进可靠性。存储卡所拥有的半导体存储器内部包含用户区、替换区、区域替换信息存储区、和管理区。半导体存储器的内部包含用户区、替换区、和管理区。用户区为用户可以使用的数据区。当在用户区中发生错误时替换区被替换。区域替换信息存储区存储区域替换区信息。管理区存储替换信息。信息处理部分在如下两种水平上执行替换。当在半导体存储器区域检测到指示错误征兆的操作时,信息处理部分在存储卡的空闲状态过程中执行区域替换。当在区域中检测到错误操作时,信息处理部分立即执行区域替换。
-
-
-
-
-
-
-
-
-