数字时钟数据恢复器及其相关收发器

    公开(公告)号:CN102484476A

    公开(公告)日:2012-05-30

    申请号:CN200980153861.0

    申请日:2009-01-22

    Inventor: 郑德均 吴道焕

    Abstract: 本发明涉及使用数字滤波器电路(digital filter)与数控振荡器(DCO;digitally controlled oscillator)对所有电路进行数字电路化的时钟数据恢复器,本发明中的数控振荡器具备多个反相器链,向各反相器的供电电压与反相器之间组成可变电阻切换矩阵,调整供给电源并对振荡频率进行调谐。可变电阻切换矩阵使用PMOS晶体管阵列,但为了相互均等化低位频率调谐步骤与高位频率调谐步骤在切换矩阵的行间另插入垂直电阻。另外,为了解决抖动用第一次增量总和调制器组成抖动电路,适用分段温度计方式,以少量敷设线对数控振荡器进行调谐。

    候选选择的方法和执行候选选择的加速器

    公开(公告)号:CN111753251B

    公开(公告)日:2024-07-19

    申请号:CN202010226328.0

    申请日:2020-03-27

    Abstract: 本发明提供一种候选选择的方法和执行候选选择的加速器。加速器,包括:键矩阵寄存器,被配置为储存键矩阵;查询向量寄存器,被配置为储存查询向量;以及预处理器,被配置为计算所述查询向量与所述键矩阵之间的相似度,并选择所述键矩阵的行之中的至少一个候选行以与所述查询向量相乘,其中,所述预处理器通过选择最大部分相似度值来计算针对所述键矩阵的行的估计得分,并根据所述估计得分来选择所述至少一个候选行,以及其中,从多个部分相似度值中选择所述最大部分相似度值,所述多个部分相似度值中的每一个是通过将与所述键矩阵的列相对应的最大元素乘以所述查询向量的对应元素而生成的。

    候选选择的方法和执行候选选择的加速器

    公开(公告)号:CN111753251A

    公开(公告)日:2020-10-09

    申请号:CN202010226328.0

    申请日:2020-03-27

    Abstract: 本发明提供一种候选选择的方法和执行候选选择的加速器。加速器,包括:键矩阵寄存器,被配置为储存键矩阵;查询向量寄存器,被配置为储存查询向量;以及预处理器,被配置为计算所述查询向量与所述键矩阵之间的相似度,并选择所述键矩阵的行之中的至少一个候选行以与所述查询向量相乘,其中,所述预处理器通过选择最大部分相似度值来计算针对所述键矩阵的行的估计得分,并根据所述估计得分来选择所述至少一个候选行,以及其中,从多个部分相似度值中选择所述最大部分相似度值,所述多个部分相似度值中的每一个是通过将与所述键矩阵的列相对应的最大元素乘以所述查询向量的对应元素而生成的。

    时间数字转换器及全数字锁相环

    公开(公告)号:CN101753142A

    公开(公告)日:2010-06-23

    申请号:CN200910246684.2

    申请日:2009-12-01

    Abstract: 提供了一种时间数字转换器及全数字锁相环。所述时间数字转换器包括:转换器,接收第一信号和第二信号,使用串联连接的多个延迟元件在相位上对第二信号进行延迟,将延迟的第二信号与第一信号进行比较并输出第二信号关于第一信号的相位误差;相频检测器,接收第一信号,从在多个延迟元件中的多个节点中的一个接收第三信号,并输出第一信号与第三信号之间的相位差;频率检测器,使用相频检测器的输出信号和第二信号将第二信号关于第一信号的频率误差输出为数字代码。

    用于调节多相位信号的相位的半导体器件

    公开(公告)号:CN112910445A

    公开(公告)日:2021-06-04

    申请号:CN202011090146.1

    申请日:2020-10-13

    Abstract: 本申请公开了用于调节多相位信号的相位的半导体器件。该半导体器件包括:信号延迟电路,其被配置为通过根据多个延迟码而分别将多个多相位输入信号延迟来输出多个多相位输出信号;以及校准电路,其包括:误差检测电路,其被配置为根据可变延迟码来提供在从多个多相位输出信号之中选择的信号之间的相位差信息,以及滤波器,其被配置为提供多个延迟码和可变延迟码,其中,滤波器执行更新操作以更新可变延迟码或多个延迟码。

    注入锁定振荡器及包括其的半导体器件

    公开(公告)号:CN107528567B

    公开(公告)日:2020-11-17

    申请号:CN201710457131.6

    申请日:2017-06-16

    Abstract: 根据本发明的实施例的注入锁定振荡器包括:振荡器,包括第一振荡节点和第二振荡节点,第一振荡信号通过第一振荡节点输出,第二振荡信号通过第二振荡节点输出,第二振荡信号具有与第一振荡信号的相位相反的相位;以及注入电路,用于根据参考信号在第一振荡节点和第二振荡节点之间提供注入电流,其中,注入电路包括充电元件,该充电元件被配置为响应于参考信号而被充电或放电以及在第一振荡节点和第二振荡节点之间提供注入电流。

    时间数字转换器及全数字锁相环

    公开(公告)号:CN101753142B

    公开(公告)日:2014-03-19

    申请号:CN200910246684.2

    申请日:2009-12-01

    Abstract: 本发明提供了一种时间数字转换器及全数字锁相环。所述时间数字转换器包括:转换器,接收第一信号和第二信号,使用串联连接的多个延迟元件在相位上对第二信号进行延迟,将延迟的第二信号与第一信号进行比较并输出第二信号关于第一信号的相位误差;相频检测器,接收第一信号,从在多个延迟元件中的多个节点中的一个接收第三信号,并输出第一信号与第三信号之间的相位差;频率检测器,使用相频检测器的输出信号和第二信号将第二信号关于第一信号的频率误差输出为数字代码。

    时钟和数据恢复设备及其训练方法

    公开(公告)号:CN113271098B

    公开(公告)日:2024-01-30

    申请号:CN202011484352.0

    申请日:2020-12-16

    Inventor: 朴宽绪 郑德均

    Abstract: 本公开提供一种时钟和数据恢复(CDR)设备及其训练方法。CDR设备包括:数据采样器,被配置成通过根据第一时钟信号而对输入信号进行采样来输出数据信号;边沿采样器,被配置成通过根据第二时钟信号而对输入信号进行采样来输出边沿信号,第二时钟信号具有与第一时钟信号基本上相同的频率并且具有与第一时钟信号基本上相反的相位;误差检测电路,被配置成基于数据信号和边沿信号来识别多个模式并且根据所识别的多个模式的出现频率来生成误差信号;以及振荡控制电路,被配置成根据误差信号来生成第一振荡控制信号以控制生成第一时钟信号和第二时钟信号的振荡器。

    显示设备
    9.
    发明授权

    公开(公告)号:CN109558030B

    公开(公告)日:2022-10-04

    申请号:CN201811118912.3

    申请日:2018-09-25

    Abstract: 提供一种显示设备,所述显示设备包括:显示面板;触摸感测单元,位于显示面板上,并包括第一传输触摸线(TTL)和第二TTL;以及触摸驱动电路(TDC)。TDC分别向第一TTL和第二TTL施加第一触摸驱动信号(TDS)和第二TDS。TDC包括分别连接到第一TTL和第二TTL的第一共享开关器件(SSD)和第二SSD。第一SSD和第二SSD彼此连接。第一TDS在第一时间段期间具有第一电压电平,第二TDS在第一时间段期间具有与第一电压电平不同的第二电压电平。TDC被配置为在第一时间段后的第二时间段期间导通第一SSD和第二SSD,使得第一TDS和第二TDS具有在第一电压电平与第二电压电平之间的电压电平。

    时钟和数据恢复设备及其训练方法

    公开(公告)号:CN113271098A

    公开(公告)日:2021-08-17

    申请号:CN202011484352.0

    申请日:2020-12-16

    Inventor: 朴宽绪 郑德均

    Abstract: 本公开提供一种时钟和数据恢复(CDR)设备及其训练方法。CDR设备包括:数据采样器,被配置成通过根据第一时钟信号而对输入信号进行采样来输出数据信号;边沿采样器,被配置成通过根据第二时钟信号而对输入信号进行采样来输出边沿信号,第二时钟信号具有与第一时钟信号基本上相同的频率并且具有与第一时钟信号基本上相反的相位;误差检测电路,被配置成基于数据信号和边沿信号来识别多个模式并且根据所识别的多个模式的出现频率来生成误差信号;以及振荡控制电路,被配置成根据误差信号来生成第一振荡控制信号以控制生成第一时钟信号和第二时钟信号的振荡器。

Patent Agency Ranking