-
公开(公告)号:CN1987990B
公开(公告)日:2011-02-09
申请号:CN200610169249.0
申请日:2006-12-21
Applicant: 株式会社日立显示器
CPC classification number: G09G5/001 , G09G3/20 , G09G3/3677 , G09G3/3688 , G09G2310/027 , G09G2310/0286 , G09G2310/0289 , G09G2310/061 , G09G2310/08
Abstract: 本发明提供一种显示装置,目的在于减小栅极线延伸方向的像素的TFT元件的写入时间的离差。在该显示装置中,包括按矩阵状配置了多条栅极线和多条漏极线的显示板、对各漏极线输出显示数据信号的数据驱动器,上述数据驱动器,具有内部控制信号生成电路,将上述多条漏极线划分为多个块,生成按每个块设定向各块的漏极线输出数据信号的时序的内部控制信号;以及寄存电路,记录了上述块的划分的设定、输出上述数据信号的时序的延迟方向和延迟宽度的设定、内部控制信号的上升沿和下降沿的设定。
-
公开(公告)号:CN100394260C
公开(公告)日:2008-06-11
申请号:CN200410034200.5
申请日:2004-04-23
Applicant: 株式会社日立显示器
CPC classification number: G09G5/006
Abstract: 本发明公开了一种显示装置。在驱动显示屏的驱动电路中用小振幅差动信号传输显示数据的显示装置中,设置不易受噪声等影响的输入电路。为了以同样的条件传输小振幅差动信号,蛇行地设置小振幅差动信号线,以使布线长度相等。为了减少因蛇行布线的小振幅差动信号线和驱动电路重叠而产生的影响,在输入电路中设置电平变换电路,以使输入信号成为稳定动作电平。
-
公开(公告)号:CN1987990A
公开(公告)日:2007-06-27
申请号:CN200610169249.0
申请日:2006-12-21
Applicant: 株式会社日立显示器
CPC classification number: G09G5/001 , G09G3/20 , G09G3/3677 , G09G3/3688 , G09G2310/027 , G09G2310/0286 , G09G2310/0289 , G09G2310/061 , G09G2310/08
Abstract: 本发明提供一种显示装置,目的在于减小栅极线延伸方向的像素的TFT元件的写入时间的离差。在该显示装置中,包括按矩阵状配置了多条栅极线和多条漏极线的显示板、对各漏极线输出显示数据信号的数据驱动器,上述数据驱动器,具有内部控制信号生成电路,将上述多条漏极线划分为多个块,生成按每个块设定向各块的漏极线输出数据信号的时序的内部控制信号;以及寄存电路,记录了上述块的划分的设定、输出上述数据信号的时序的延迟方向和延迟宽度的设定、内部控制信号的上升沿和下降沿的设定。
-
公开(公告)号:CN1540398A
公开(公告)日:2004-10-27
申请号:CN200410034200.5
申请日:2004-04-23
Applicant: 株式会社日立显示器
IPC: G02F1/133
CPC classification number: G09G5/006
Abstract: 本发明公开了一种显示装置。在驱动显示屏的驱动电路中用小振幅差动信号传输显示数据的显示装置中,设置不易受噪声等影响的输入电路。为了以同样的条件传输小振幅差动信号,蛇行地设置小振幅差动信号线,以使布线长度相等。为了减少因蛇行布线的小振幅差动信号线和驱动电路重叠而产生的影响,在输入电路中设置电平变换电路,以使输入信号成为稳定动作电平。
-
-
-