半导体驱动电路及使用其的电力转换装置

    公开(公告)号:CN103733500B

    公开(公告)日:2016-04-06

    申请号:CN201180072862.X

    申请日:2011-09-30

    Abstract: 一种使用宽禁带半导体的开关元件的半导体驱动电路,其能够稳定地确保死区时间。桥臂中,上桥臂的开关元件的漏极端子与第一电源的正极连接,下桥臂的开关元件的源极端子与第一电源的负极连接,上桥臂的开关元件的源极端子与下桥臂的开关元件的漏极端子连接,按每个开关元件设置的栅极驱动电路包含:第一电阻和第一电容器并联连接且第一端子与开关元件的栅极端子连接的并联电路;和FET电路,其源极端子与并联电路的第二端子连接,其栅极端子与第二电容器的一端连接,在其漏极端子与栅极端子之间连接第二电阻,在其漏极端子与第二电容器的另一端子之间连接第二电源,第二电源为由零电位、正值和负值构成的三电平电源,为包含正值与负值之间为零电位的期间的交变电源,构成为在对一方的栅极驱动电路施加正值期间对另一方的栅极驱动电路施加负值,且与FET电路的栅极端子连接的第二电容器的另一端与上述开关元件的源极端子连接。

    半导体驱动电路及使用其的电力转换装置

    公开(公告)号:CN103733500A

    公开(公告)日:2014-04-16

    申请号:CN201180072862.X

    申请日:2011-09-30

    Abstract: 一种使用宽禁带半导体的开关元件的半导体驱动电路,其能够稳定地确保死区时间。桥臂中,上桥臂的开关元件的漏极端子与第一电源的正极连接,下桥臂的开关元件的源极端子与第一电源的负极连接,上桥臂的开关元件的源极端子与下桥臂的开关元件的漏极端子连接,按每个开关元件设置的栅极驱动电路包含:第一电阻和第一电容器并联连接且第一端子与开关元件的栅极端子连接的并联电路;和FET电路,FET电路,其源极端子与并联电路的第二端子连接,其栅极端子与第二电容器的一端连接,在其漏极端子与栅极端子之间连接第二电阻,在其漏极端子与第二电容器的另一端子之间连接第二电源,第二电源为由零电位、正值和负值构成的三电平电源,为包含正值与负值之间为零电位的期间的交变电源,构成为在对一方的栅极驱动电路施加正值期间对另一方的栅极驱动电路施加负值,且与FET电路的栅极端子连接的第二电容器的另一端与上述开关元件的源极端子连接。

Patent Agency Ranking