-
公开(公告)号:CN101042632A
公开(公告)日:2007-09-26
申请号:CN200710005565.9
申请日:2007-02-12
Applicant: 株式会社日立制作所
IPC: G06F3/06
CPC classification number: G06F3/0635 , G06F3/0607 , G06F3/0613 , G06F3/0631 , G06F3/0637 , G06F3/0661 , G06F3/067 , G06F3/0689
Abstract: 本发明提供一种控制物理链接分配的计算机系统及方法,即使对多个SAS目标装置中的特定SAS目标装置的访问集中,也尽量使计算机系统的吞吐量不下降。该计算机系统具备:多个SAS目标装置(141);SAS启动器装置(200);以及交换机部(130a、130b),所述交换机部通过作为物理线路的物理链接与各SAS目标装置相连,且通过由多个物理链接而构成的宽链接与SAS启动器装置相连。SAS启动器装置对将宽链接中的哪个物理链接分配给哪个SAS目标装置进行控制,由此,经由分配给该SAS目标装置的物理链接进行从SAS启动器装置向SAS目标装置的访问,而不经由未分配给该SAS目标装置的物理链接进行该访问。
-
公开(公告)号:CN101276258A
公开(公告)日:2008-10-01
申请号:CN200810009896.4
申请日:2008-02-27
Applicant: 株式会社日立制作所
Inventor: 中岛昭夫
CPC classification number: G06F3/0664 , G06F3/0613 , G06F3/0635 , G06F3/0658 , G06F3/067 , G06F13/40 , H04L67/1097
Abstract: 本发明提供一种存储设备及其控制方法,能够使混合搭载具有不同最大物理传输速度的存储装置或控制部的存储设备的系统性能最优化。在具有连接多个存储装置的网络的存储设备中,具有:从网络输入输出数据的数据输入输出部、连接数据输入输出部和所述存储装置的连接部、以及控制网络的数据输入输出的控制部。控制部具有逻辑链路设定部和传输部,所述逻辑链路设定部,将用于在数据输入输出部和连接部间、或连接部和连接部间输入输出数据的多条物理链路中的至少一条以上物理链路分割为至少一条以上的逻辑链路,对一条物理链路设定多条逻辑链路;所述传输部,同时向通过逻辑链路设定部设定的多条逻辑链路多路传输数据,并且向物理链路传输所述数据。
-
公开(公告)号:CN102306087B
公开(公告)日:2014-12-03
申请号:CN201110277026.7
申请日:2007-02-12
Applicant: 株式会社日立制作所
IPC: G06F3/06
CPC classification number: G06F3/0635 , G06F3/0607 , G06F3/0613 , G06F3/0631 , G06F3/0637 , G06F3/0661 , G06F3/067 , G06F3/0689
Abstract: 本发明提供一种控制物理链接分配的计算机系统及方法,即使对多个SAS目标装置中的特定SAS目标装置的访问集中,也尽量使计算机系统的吞吐量不下降。该计算机系统具备:多个SAS目标装置(141);SAS启动器装置(200);以及交换机部(130a、130b),所述交换机部通过作为物理线路的物理链接与各SAS目标装置相连,且通过由多个物理链接而构成的宽链接与SAS启动器装置相连。SAS启动器装置对将宽链接中的哪个物理链接分配给哪个SAS目标装置进行控制,由此,经由分配给该SAS目标装置的物理链接进行从SAS启动器装置向SAS目标装置的访问,而不经由未分配给该SAS目标装置的物理链接进行该访问。
-
公开(公告)号:CN102306087A
公开(公告)日:2012-01-04
申请号:CN201110277026.7
申请日:2007-02-12
Applicant: 株式会社日立制作所
IPC: G06F3/06
CPC classification number: G06F3/0635 , G06F3/0607 , G06F3/0613 , G06F3/0631 , G06F3/0637 , G06F3/0661 , G06F3/067 , G06F3/0689
Abstract: 本发明提供一种控制物理链接分配的计算机系统及方法,即使对多个SAS目标装置中的特定SAS目标装置的访问集中,也尽量使计算机系统的吞吐量不下降。该计算机系统具备:多个SAS目标装置(141);SAS启动器装置(200);以及交换机部(130a、130b),所述交换机部通过作为物理线路的物理链接与各SAS目标装置相连,且通过由多个物理链接而构成的宽链接与SAS启动器装置相连。SAS启动器装置对将宽链接中的哪个物理链接分配给哪个SAS目标装置进行控制,由此,经由分配给该SAS目标装置的物理链接进行从SAS启动器装置向SAS目标装置的访问,而不经由未分配给该SAS目标装置的物理链接进行该访问。
-
公开(公告)号:CN101042632B
公开(公告)日:2011-11-16
申请号:CN200710005565.9
申请日:2007-02-12
Applicant: 株式会社日立制作所
IPC: G06F3/06
CPC classification number: G06F3/0635 , G06F3/0607 , G06F3/0613 , G06F3/0631 , G06F3/0637 , G06F3/0661 , G06F3/067 , G06F3/0689
Abstract: 本发明提供一种控制物理链接分配的计算机系统及方法,即使对多个SAS目标装置中的特定SAS目标装置的访问集中,也尽量使计算机系统的吞吐量不下降。该计算机系统具备:多个SAS目标装置(141);SAS启动器装置(200);以及交换机部(130a、130b),所述交换机部通过作为物理线路的物理链接与各SAS目标装置相连,且通过由多个物理链接而构成的宽链接与SAS启动器装置相连。SAS启动器装置对将宽链接中的哪个物理链接分配给哪个SAS目标装置进行控制,由此,经由分配给该SAS目标装置的物理链接进行从SAS启动器装置向SAS目标装置的访问,而不经由未分配给该SAS目标装置的物理链接进行该访问。
-
公开(公告)号:CN101276258B
公开(公告)日:2012-12-19
申请号:CN200810009896.4
申请日:2008-02-27
Applicant: 株式会社日立制作所
Inventor: 中岛昭夫
CPC classification number: G06F3/0664 , G06F3/0613 , G06F3/0635 , G06F3/0658 , G06F3/067 , G06F13/40 , H04L67/1097
Abstract: 本发明提供一种存储设备及其控制方法,能够使混合搭载具有不同最大物理传输速度的存储装置或控制部的存储设备的系统性能最优化。在具有连接多个存储装置的网络的存储设备中,具有:从网络输入输出数据的数据输入输出部、连接数据输入输出部和所述存储装置的连接部、以及控制网络的数据输入输出的控制部。控制部具有逻辑链路设定部和传输部,所述逻辑链路设定部,将用于在数据输入输出部和连接部间、或连接部和连接部间输入输出数据的多条物理链路中的至少一条以上物理链路分割为至少一条以上的逻辑链路,对一条物理链路设定多条逻辑链路;所述传输部,同时向通过逻辑链路设定部设定的多条逻辑链路多路传输数据,并且向物理链路传输所述数据。
-
公开(公告)号:CN100583066C
公开(公告)日:2010-01-20
申请号:CN200710096480.6
申请日:2007-04-18
Applicant: 株式会社日立制作所
Inventor: 中岛昭夫
IPC: G06F13/16
CPC classification number: G06F11/1479 , G06F11/004 , G06F11/201 , G06F11/2092
Abstract: 本发明的目的是提供一种检测逻辑指令错误的装置,以及可以正确地执行错误处理,以及故障部分的检测和阻断的存储系统及其控制方法。存储控制系统包括控制器单元130A和130B,响应于来自主机设备100的数据I/O请求执行到/来自驱动器150和160的数据I/O的处理;连接控制器单元130A和130B和驱动器150和160的转换器140A和140B;以及插入在转换器140A和140B和驱动器160之间的端口选择器300。端口选择器300在接收到基于MPU 131执行的处理生成的指令时,在形成指令的数据为正确的情况下访问目标驱动器160。同时,如果端口选择器300检测到逻辑指令不一致,端口选择器300经由转换器140A和140B将检测结果前转到MPU 131,并请求MPU 131的重试处理。
-
公开(公告)号:CN101105780A
公开(公告)日:2008-01-16
申请号:CN200710096480.6
申请日:2007-04-18
Applicant: 株式会社日立制作所
Inventor: 中岛昭夫
IPC: G06F13/16
CPC classification number: G06F11/1479 , G06F11/004 , G06F11/201 , G06F11/2092
Abstract: 本发明的目的是提供一种检测逻辑指令错误的装置,以及可以正确地执行错误处理,以及故障部分的检测和阻断的存储系统及其控制方法。存储控制系统包括控制器单元130A和130B,响应于来自主机设备100的数据I/O请求执行到/来自驱动器150和160的数据I/O的处理;连接控制器单元130A和130B和驱动器150和160的转换器140A和140B;以及插入在转换器140A和140B和驱动器160之间的端口选择器300。端口选择器300在接收到基于MPU131执行的处理生成的指令时,在形成指令的数据为正确的情况下访问目标驱动器160。同时,如果端口选择器300检测到逻辑指令不一致,端口选择器300经由转换器140A和140B将检测结果前转到MPU131,并请求MPU131的重试处理。
-
-
-
-
-
-
-