-
-
公开(公告)号:CN87100279A
公开(公告)日:1987-08-12
申请号:CN87100279
申请日:1987-01-13
IPC: G06F15/16
Abstract: 多个处理机连接到一根公共的串行总线上并将数据周期地传送到上述串行总线上。在每一个处理机中,当与固有处理机的数目和先前传送数据的处理机的数目的差值相对应的等待时间过去以后,要传送的数据即被送至公共总线,这样就使处理机执行的周期数据传送能在一固定的传送周期中完成而不会引起数据之间的碰撞。
-
-
公开(公告)号:CN87100305A
公开(公告)日:1987-09-16
申请号:CN87100305
申请日:1987-01-16
IPC: G06F15/16
Abstract: 本发明涉及CPU多路转换的方法及其装置。把表示CPU作为常用系统正在动作的SYSRUN信号线用开路集电极的连接“或”门,连接到伙伴CPU上,判别伙伴CPU的状态,并根据本信号的状态,决定是否作常用系统。因此,取消了CPU外部转换硬件,实现了小型的双路化,即使常用系统继续占有I/O,异常时也能迅速地向备用系统转换。
-
公开(公告)号:CN85101287A
公开(公告)日:1987-01-17
申请号:CN85101287
申请日:1985-04-01
Applicant: 株式会社日立制作所
IPC: G06F9/38
Abstract: 一个根据存贮程序去控制设备的可编程序控制器包括一个用于从程序存贮器中读出指令再去处理的处理单元。在该处理单元中,确定从存贮器中读出的指令是采取寄存器变址寻址方式的指令还是采取直接寻址方式的指令。当读出的指令是采取直接寻址方式的指令时,通过指令的地址部分直接地寻址设备。然后,运用从编址的设备中读出的状态信息执行算术运算,或者从处理单元中给出一个设备的控制信息到被编址的设备上。
-
公开(公告)号:CN1032987C
公开(公告)日:1996-10-09
申请号:CN87100305
申请日:1987-01-16
IPC: G06F15/16
Abstract: 本发明涉及CPU多重化转换方法及其装置。把表示CPU作为常用系统正在动作的SYSRUN信号线用开路集电极的线或门,连接到伙伴CPU上,判别伙伴CPU的状态,并根据本信号的状态,决定是否作常用系统,因此,取消了CPU外部转换硬件,实现了小型的双重化,即使常用系统继续占有I/O,异常时也能迅速地向备用系统转换。
-
公开(公告)号:CN1008019B
公开(公告)日:1990-05-16
申请号:CN87100279
申请日:1987-01-13
IPC: G06F15/16
Abstract: 多个可编程控制器连接到一根公共的串行总线上并将数据周期地传送到上述串行总线上。在每一个可编程控制器中。当与自身的可编程控制器的序号和先前传送数据的可编程控制器的序号的差值相对应的等待时间过去以后,要传送的数据即被送至公共总线,这样就使可编程控制器执行的周期数据传送能在一固定的传送周期中完成而不会引起数据之间的碰撞。
-
-
-
-
-
-