-
公开(公告)号:CN1435947A
公开(公告)日:2003-08-13
申请号:CN03102313.4
申请日:2003-01-30
Applicant: 株式会社东芝 , 日立超大规模集成电路系统株式会社
IPC: H03K19/094 , H03K19/003 , H01L27/02
CPC classification number: H03K19/0016
Abstract: 本发明涉及简化用于当抑止亚阈值电流时固定逻辑门的输出逻辑的电路。逻辑电路具有能够根据输入控制信号中断到逻辑门的电源的n沟道型第一晶体管,和能够与由第一晶体管的电源中断操作连锁地将逻辑门的输出节点固定为高电平的p沟道型第二晶体管,并且第一晶体管的阈电压设置成高于作为逻辑门组成部分的晶体管的阈电压。用于中断到逻辑门的电源的装置由第一晶体管来实现,并且用于将逻辑门的输出节点固定为高电平的装置由第二晶体管来实现,从而简化用于当抑止亚阈值电流时固定逻辑门的输出逻辑的电路。
-
公开(公告)号:CN1295878C
公开(公告)日:2007-01-17
申请号:CN03102313.4
申请日:2003-01-30
Applicant: 株式会社日立制作所 , 日立超大规模集成电路系统株式会社
IPC: H03K19/094 , H03K19/003 , H01L27/02
CPC classification number: H03K19/0016
Abstract: 本发明涉及简化用于当抑止亚阈值电流时固定逻辑门的输出逻辑的电路。逻辑电路具有能够根据输入控制信号中断到逻辑门的电源的n沟道型第一晶体管,和能够与由第一晶体管的电源中断操作连锁地将逻辑门的输出节点固定为高电平的p沟道型第二晶体管,并且第一晶体管的阈电压设置成高于作为逻辑门组成部分的晶体管的阈电压。用于中断到逻辑门的电源的装置由第一晶体管来实现,并且用于将逻辑门的输出节点固定为高电平的装置由第二晶体管来实现,从而简化用于当抑止亚阈值电流时固定逻辑门的输出逻辑的电路。
-
公开(公告)号:CN1964193A
公开(公告)日:2007-05-16
申请号:CN200610160553.9
申请日:2003-01-30
Applicant: 株式会社日立制作所 , 日立超大规模集成电路系统株式会社
IPC: H03K19/00 , H03K19/003 , H03K19/094 , H01L27/02
CPC classification number: H03K19/0016
Abstract: 本发明涉及简化用于当抑止亚阈值电流时固定逻辑门的输出逻辑的电路。逻辑电路具有能够根据输入控制信号中断到逻辑门的电源的n沟道型第一晶体管,和能够与由第一晶体管的电源中断操作连锁地将逻辑门的输出节点固定为高电平的p沟道型第二晶体管,并且第一晶体管的阈电压设置成高于作为逻辑门组成部分的晶体管的阈电压。用于中断到逻辑门的电源的装置由第一晶体管来实现,并且用于将逻辑门的输出节点固定为高电平的装置由第二晶体管来实现,从而简化用于当抑止亚阈值电流时固定逻辑门的输出逻辑的电路。
-
公开(公告)号:CN1964193B
公开(公告)日:2011-01-19
申请号:CN200610160553.9
申请日:2003-01-30
Applicant: 株式会社日立制作所 , 日立超大规模集成电路系统株式会社
IPC: H03K19/00 , H03K19/003 , H03K19/094 , H01L27/02
CPC classification number: H03K19/0016
Abstract: 本发明涉及简化用于当抑止亚阈值电流时固定逻辑门的输出逻辑的电路。逻辑电路具有能够根据输入控制信号中断到逻辑门的电源的n沟道型第一晶体管,和能够与由第一晶体管的电源中断操作连锁地将逻辑门的输出节点固定为高电平的p沟道型第二晶体管,并且第一晶体管的阈电压设置成高于作为逻辑门组成部分的晶体管的阈电压。用于中断到逻辑门的电源的装置由第一晶体管来实现,并且用于将逻辑门的输出节点固定为高电平的装置由第二晶体管来实现,从而简化用于当抑止亚阈值电流时固定逻辑门的输出逻辑的电路。
-
-
-