-
公开(公告)号:CN112350676B
公开(公告)日:2024-10-11
申请号:CN202010082202.0
申请日:2020-02-07
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 小仓晓生
IPC: H03F3/24
Abstract: 实施方式涉及半导体放大电路以及半导体电路。实施方式的半导体放大电路具备:驱动器,输出与输入信号相应的驱动信号,并且根据指示信号的逻辑而切换上述驱动信号的驱动能力;指示信号设定部,根据上述输入信号是否满足规定的条件,设定上述指示信号的逻辑;以及输出电路,具有被输入上述驱动信号的控制端子和输出将上述输入信号放大后的信号的输出端子。
-
公开(公告)号:CN110858083B
公开(公告)日:2022-01-25
申请号:CN201910116389.9
申请日:2019-02-15
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 小仓晓生
IPC: G05F1/56
Abstract: 本发明涉及一种恒压电路。实施方式的恒压电路具备第1要素、第2要素、放大器以及基准电压源。第1要素转换输入电压,并输出规定的输出电压。第2要素输出与基于上述第1元件输出的电压的电流相应的电流。放大器对基准电压和与上述输出电压成比例的电压之间的差电压进行放大,且基于上述差电压对上述第1元件进行控制。基准电压源根据对从上述第2元件输出的电流与参照电流进行比较的比较结果输出上述基准电压。
-
公开(公告)号:CN117129821A
公开(公告)日:2023-11-28
申请号:CN202310064874.2
申请日:2023-02-06
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Abstract: 实施方式涉及一种半导体装置。实施方式的半导体装置具备:第一端子、第二端子、第三端子、在温度满足条件的情况下输出第一电平的信号的第一电路、以及通过经由上述第一端子供给的电压被驱动的在上述第一电路输出上述第一电平的上述信号的情况下将上述第二端子与上述第三端子之间电绝缘的第二电路,上述第一电路包括设置于第一布线与上述第一端子之间的元件,在上述第一布线被供给第一电压的情况下,上述第一电路与上述温度无关地输出上述第一电平的上述信号。
-
公开(公告)号:CN108733127B
公开(公告)日:2020-06-30
申请号:CN201810062260.X
申请日:2018-01-23
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 小仓晓生
IPC: G05F3/26
Abstract: 本发明的电源装置具备:第1晶体管,设在电源输入与电源输出之间;差动电路,第1输入接受与来自电源输出的输出电压对应的第1电压,第2输入接受参照电压,输出连接于第1晶体管的栅极,基于第1电压及参照电压控制第1晶体管;第2晶体管,一端连接于电源输入,栅极连接于第1晶体管的栅极,流动与第1晶体管中流动的电流对应的监视电流;比较器,连接于第2晶体管的另一端,比较监视电流与参照电流;零点电路,设在差动电路的输出与第2输入之间,在电源装置的相位特性中使相位特性向极点处的相位特性的位移的相反侧位移;第1开关电路,设在零点电路与差动电路的输出或第2输入之间,基于比较器的比较结果而接通或断开。
-
公开(公告)号:CN108733127A
公开(公告)日:2018-11-02
申请号:CN201810062260.X
申请日:2018-01-23
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 小仓晓生
IPC: G05F3/26
Abstract: 本发明的电源装置具备:第1晶体管,设在电源输入与电源输出之间;差动电路,第1输入接受与来自电源输出的输出电压对应的第1电压,第2输入接受参照电压,输出连接于第1晶体管的栅极,基于第1电压及参照电压控制第1晶体管;第2晶体管,一端连接于电源输入,栅极连接于第1晶体管的栅极,流动与第1晶体管中流动的电流对应的监视电流;比较器,连接于第2晶体管的另一端,比较监视电流与参照电流;零点电路,设在差动电路的输出与第2输入之间,在电源装置的相位特性中使相位特性向极点处的相位特性的位移的相反侧位移;第1开关电路,设在零点电路与差动电路的输出或第2输入之间,基于比较器的比较结果而接通或断开。
-
公开(公告)号:CN115617114A
公开(公告)日:2023-01-17
申请号:CN202210048282.7
申请日:2022-01-17
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 小仓晓生
IPC: G05F3/26
Abstract: 实施方式提供一种能够实现高速响应和低功率消耗的恒压电路。实施方式的恒压电路具备:第一增益级,输出将分割输出电压后得到的分割电压与参考电压之间的差分进行放大而得的第一电压;第一晶体管,一端与输入电压端子连接,另一端与输出电压端子连接,根据施加在栅极上的第一电压,对输出电压进行控制;以及第二电路,包括输出使输出电压延迟而得的第二电压的第一电路,根据第二电压和基于输出电压的第三电压之间的电压差,对第一信号进行控制。在第一信号为第一逻辑电平的情况下,选择第一动作模式,向第一增益级流过第一电流。在第一信号为第二逻辑电平的情况下,选择第二动作模式,向第一增益级流过第二电流。
-
公开(公告)号:CN114546024A
公开(公告)日:2022-05-27
申请号:CN202111001515.X
申请日:2021-08-30
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
IPC: G05F3/26
Abstract: 半导体集成电路具备:p沟道型的第一晶体管,源极与第一电压节点电连接,栅极与第二电压节点电连接;n沟道型的第二晶体管,源极与第三电压节点电连接,栅极与第二电压节点电连接;耗尽型的n沟道型的第三晶体管,被电连接于第一晶体管的漏极与第二晶体管的漏极之间;p沟道型的第四晶体管,源极与第一电压节点电连接,栅极与第二晶体管的漏极和第三晶体管的源极之间的第一输出节点电连接;n沟道型的第五晶体管,源极与第三电压节点电连接,栅极与第四晶体管的栅极电连接,漏极与第四晶体管的漏极电连接;以及p沟道型的第六晶体管,栅极被供给从第四晶体管的漏极与第五晶体管的漏极之间的第二输出节点输出的电压,源极与第一电压节点电连接。
-
公开(公告)号:CN112350676A
公开(公告)日:2021-02-09
申请号:CN202010082202.0
申请日:2020-02-07
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 小仓晓生
IPC: H03F3/24
Abstract: 实施方式涉及半导体放大电路以及半导体电路。实施方式的半导体放大电路具备:驱动器,输出与输入信号相应的驱动信号,并且根据指示信号的逻辑而切换上述驱动信号的驱动能力;指示信号设定部,根据上述输入信号是否满足规定的条件,设定上述指示信号的逻辑;以及输出电路,具有被输入上述驱动信号的控制端子和输出将上述输入信号放大后的信号的输出端子。
-
公开(公告)号:CN110858083A
公开(公告)日:2020-03-03
申请号:CN201910116389.9
申请日:2019-02-15
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 小仓晓生
IPC: G05F1/56
Abstract: 本发明涉及一种恒压电路。实施方式的恒压电路具备第1要素、第2要素、放大器以及基准电压源。第1要素转换输入电压,并输出规定的输出电压。第2要素输出与基于上述第1元件输出的电压的电流相应的电流。放大器对基准电压和与上述输出电压成比例的电压之间的差电压进行放大,且基于上述差电压对上述第1元件进行控制。基准电压源根据对从上述第2元件输出的电流与参照电流进行比较的比较结果输出上述基准电压。
-
公开(公告)号:CN119696298A
公开(公告)日:2025-03-25
申请号:CN202410174070.2
申请日:2024-02-07
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Abstract: 本发明的实施方式涉及半导体装置。实施方式所涉及的半导体装置包含第1端子、第1电路和第2电路。第1端子与第1节点连接,被从外部输入控制信号。第1电路与第1节点连接,基于第1节点的逻辑电平对不将第1电压输出至第2节点的第1状态和将第1电压输出至第2节点的第2状态进行切换,在从第1状态切换为第2状态时对输出电压的转换速率进行控制。第2电路包含一端与第1节点连接、另一端被施加第2电压的开关,基于第2节点的电压对开关进行控制。
-
-
-
-
-
-
-
-
-