-
公开(公告)号:CN107408996B
公开(公告)日:2019-06-28
申请号:CN201580077850.4
申请日:2015-12-21
Applicant: 株式会社东芝 , 东芝基础设施系统株式会社
CPC classification number: H04L7/041 , H04H20/28 , H04H60/07 , H04J3/16 , H04J3/1682 , H04J3/247 , H04L29/06482 , H04L29/0651 , H04L29/08756 , H04L65/601 , H04L65/607 , H04L67/2823 , H04L2007/045 , H04N21/64322
Abstract: 发送系统具备TLV复用装置和传输时隙化装置。传输时隙化装置具备容量计算部、抽出部、剩余容量计算部、选择部以及时隙信息复用部。容量计算部接收设定信息,根据设定信息计算能够在一帧的传输主信号中包含的数据容量。抽出部从TLV数据包抽出字节数。剩余容量计算部根据数据容量和字节数来计算传输主信号的剩余容量。在由于将TLV数据包储存到时隙而剩余容量小于4个字节的情况下,选择部将预定的数据列储存到剩余的区域。时隙信息复用部在来自选择部的时隙中复用时隙信息。
-
公开(公告)号:CN107408996A
公开(公告)日:2017-11-28
申请号:CN201580077850.4
申请日:2015-12-21
Applicant: 株式会社东芝 , 东芝基础设施系统株式会社
CPC classification number: H04L7/041 , H04H20/28 , H04H60/07 , H04J3/16 , H04J3/1682 , H04J3/247 , H04L29/06482 , H04L29/0651 , H04L29/08756 , H04L65/601 , H04L65/607 , H04L67/2823 , H04L2007/045 , H04N21/64322
Abstract: 发送系统具备TLV复用装置和传输时隙化装置。传输时隙化装置具备容量计算部、抽出部、剩余容量计算部、选择部以及时隙信息复用部。容量计算部接收设定信息,根据设定信息计算能够在一帧的传输主信号中包含的数据容量。抽出部从TLV数据包抽出字节数。剩余容量计算部根据数据容量和字节数来计算传输主信号的剩余容量。在由于将TLV数据包储存到时隙而剩余容量小于4个字节的情况下,选择部将预定的数据列储存到剩余的区域。时隙信息复用部在来自选择部的时隙中复用时隙信息。
-
公开(公告)号:CN107431612B
公开(公告)日:2020-06-19
申请号:CN201580077633.5
申请日:2015-12-02
Applicant: 株式会社东芝 , 东芝基础设施系统株式会社
IPC: H04J3/06
Abstract: 发送系统具备输出装置和复用装置。复用装置具备抽出部、不连续发生时刻获取部、判断部、管理信息制作部、连续性判定部以及送出定时调整部。判断部判断由抽出部抽出的第一整数秒时刻信息是否与由不连续发生时刻获取部获取到的第二整数秒时刻信息一致。在一致的情况下,管理信息制作部制作一致信息和识别信息。连续性判定部根据一致信息以及识别信息等,判定是否为短格式NTP时间戳不连续的MMTP数据包附近的MMTP数据包。送出定时调整部在MMTP数据包的定时调整时将考虑了针对闰秒的处理的时刻信息写入到短格式NTP时间戳。
-
公开(公告)号:CN107431612A
公开(公告)日:2017-12-01
申请号:CN201580077633.5
申请日:2015-12-02
Applicant: 株式会社东芝 , 东芝基础设施系统株式会社
IPC: H04L7/00 , G04G5/00 , H04N21/242
Abstract: 发送系统具备输出装置和复用装置。复用装置具备抽出部、不连续发生时刻获取部、判断部、管理信息制作部、连续性判定部以及送出定时调整部。判断部判断由抽出部抽出的第一整数秒时刻信息是否与由不连续发生时刻获取部获取到的第二整数秒时刻信息一致。在一致的情况下,管理信息制作部制作一致信息和识别信息。连续性判定部根据一致信息以及识别信息等,判定是否为短格式NTP时间戳不连续的MMTP数据包附近的MMTP数据包。送出定时调整部在MMTP数据包的定时调整时将考虑了针对闰秒的处理的时刻信息写入到短格式NTP时间戳。
-
公开(公告)号:CN101236783A
公开(公告)日:2008-08-06
申请号:CN200710154266.1
申请日:2007-09-17
Applicant: 株式会社东芝
IPC: G11C16/06
CPC classification number: G11C16/3418 , G11C16/3431
Abstract: 一种半导体存储器件,包括:包含多个存储单元晶体管的存储单元阵列;指定存储单元的X轴的位置的X译码器;指定与X轴相交叉的Y轴的位置的Y译码器;利用X译码器与Y译码器、集中地控制存储单元晶体管的读出、写入以及擦除的控制器;在没有电源地经过了预定的有效期后、产生输出信号的半导体时间开关;以及接收来自半导体时间开关的输出信号,并向控制器提供指令以将存储在存储单元阵列中的一个区域中的信息传输到其另一个区域从而刷新该信息的刷新触发器电路。
-
-
-
-