-
公开(公告)号:CN1144354C
公开(公告)日:2004-03-31
申请号:CN00106882.2
申请日:2000-03-09
Applicant: 株式会社东芝
IPC: H03D7/00
CPC classification number: H03D7/1433 , H03D7/1425 , H03D7/1441
Abstract: 一种变频器包括:乘法电路(1)、负载电路(2)和输出缓冲电路(3)。该乘法电路设计为将一个RF信号与一个LO信号相乘并输出带有两个信号频率之间差的频率的一个差频信号。该负载电路设计为将乘法电路的输出端连接到电源(Vcc)。该输出缓冲电路设计为具有连接到乘法电路的输出端的一个输入端,和用于对下一级输出信号的一个输出端。用于消除不需要信号频率成分的一个陷波电路(4)被合并在负载电路中。该陷波电路具有急剧减少的阻抗,以便在不需要信号频率处提供波谷点的阻抗特性。
-
公开(公告)号:CN101383602A
公开(公告)日:2009-03-11
申请号:CN200810215160.2
申请日:2008-09-03
Applicant: 株式会社东芝
CPC classification number: H03H15/00 , G11C27/024
Abstract: 本发明涉及滤波电路、使用该滤波电路的接收器以及滤波方法。根据本发明的滤波电路包括:对输入信号进行抽样以生成第一模拟信号的抽样器;将所述第一模拟信号转换成第一数字信号的模拟-数字转换器;从所述第一数字信号中提取期望频带外的信号分量以生成第二数字信号的数字滤波器;将所述第二数字信号转换成第二模拟信号的数字-模拟转换器;将信号时延赋予所述第一模拟信号以供应第三模拟信号的时延装置,所述信号时延等于所述第二模拟信号相对于所述第一模拟信号的时延时间;以及从所述第三模拟信号中减去所述第二模拟信号以生成输出信号的减法器。
-
公开(公告)号:CN1267130A
公开(公告)日:2000-09-20
申请号:CN00106882.2
申请日:2000-03-09
Applicant: 株式会社东芝
IPC: H03D7/00
CPC classification number: H03D7/1433 , H03D7/1425 , H03D7/1441
Abstract: 一种变频器包括:乘法电路(1)、负载电路(2)和输出缓冲电路(3)。该乘法电路设计为将一个RF信号与一个LO信号相乘并输出带有两个信号频率之间差的频率的一个差频信号。该负载电路设计为将乘法电路的输出端连接到电源(Vcc)。该输出缓冲电路设计为具有连接到乘法电路的输出端的一个输入端,和用于对下一级输出信号的一个输出端。用于消除不需要信号频率成分的一个陷波电路(4)被合并在负载电路中。该陷波电路具有急剧减少的阻抗,以便在不需要信号频率处提供波谷点的阻抗特性。
-
-