电阻变化型非易失性存储装置及其写入方法

    公开(公告)号:CN103229244A

    公开(公告)日:2013-07-31

    申请号:CN201280003856.3

    申请日:2012-11-26

    Abstract: 本发明提供一种在用于写入速度改善的多比特同时写入中,实现减少存储单元的位置的偏差的写入的电阻变化型非易失性存储装置。该电阻变化型非易失性存储装置具有:多个位线、多个字线、多个存储单元、第一写入电路(例如,写入电路(60-0))、第二写入电路(例如,写入电路(60-k-1))、第一选择电路(例如,选择电路(S0_0))、第二选择电路(例如,选择电路(S0_k-1))、以及第一字线驱动电路(字线驱动电路(40-1));其中,构成第一选择电路(例如,构成选择电路(S0_0)的NMOS晶体管(TS0_0_0~TS0_0_m-1))导通电阻值比第二选择电路(例如,构成选择电路(S0_k-1)的NMOS晶体管(TS0_k-1_0~TS0_k-1_m-1))的导通电阻值大。

Patent Agency Ranking