DMA传输控制装置和半导体集成电路装置

    公开(公告)号:CN101154204A

    公开(公告)日:2008-04-02

    申请号:CN200710151747.7

    申请日:2007-09-27

    Inventor: 泽井隆二

    CPC classification number: G06F13/28

    Abstract: DMA传输控制装置和半导体集成电路装置。读取数据计数器通过在每次发布读取命令时增加应当由所述读取命令获取的读取数据量,并在每次读取数据时递减计数,来对未读取数据量即尚未传输的数据量进行计数。读取命令发布控制单元判断读取命令拒绝的确定量是否等于或大于下一获取目标的读取数据量,并当所述判断结果是肯定的时,允许发布所述读取命令,所述读取命令拒绝的确定量是通过从内部存储器的空闲空间减去所述未读取数据量而获得的。

    具有字节序转换电路的数据传输控制装置

    公开(公告)号:CN101118525A

    公开(公告)日:2008-02-06

    申请号:CN200710103017.X

    申请日:2007-04-29

    Inventor: 泽井隆二

    CPC classification number: G06F13/4013 G06F13/28

    Abstract: 数据传输控制装置中,向字节序不同的存取目的地以比传输总线宽度更小的数据宽度进行突发传输时,由于地址被转换,变得不是升序存取,所以无法进行突发传输。而根据本发明,向字节序不同的存取目的地进行数据传输时,以传输总线宽度对齐传输开始地址,并按照传输总线宽度和传输地址调整传输大小,所以能够实现存取目的地的突发传输。

    直接存储器存取传输控制装置

    公开(公告)号:CN101118524A

    公开(公告)日:2008-02-06

    申请号:CN200710102008.9

    申请日:2007-04-26

    CPC classification number: G06F13/28 Y02D10/14

    Abstract: 本发明公开了一种DMA传输控制装置,该装置包括:内部存储器(140),用于临时保存数据;缓冲器(150),用于临时保存数据;选择器(160),用于对于每个字节,从所述缓冲器的输入数据或者所述缓冲器的输出数据中的任一个中选择;以及旋转器170,用于旋转数据;其中,所述内部存储器接收来自传输源的读数据;所述缓冲器接收来自所述内部存储器的数据;所述选择器接收来自所述内部存储器的数据和来自所述缓冲器的数据;所述旋转器接收所述选择器中选择的数据,将所述旋转器的输出作为写数据。在DMA传输中,即使数据传输源地址和数据传输目的地址设置为位于地址的字节对齐不同时,也能高速地进行数据传输。

Patent Agency Ranking