半导体集成电路
    3.
    发明公开

    公开(公告)号:CN101241909A

    公开(公告)日:2008-08-13

    申请号:CN200810008888.8

    申请日:2008-01-30

    Inventor: 农添三资

    CPC classification number: H01L27/11807 H01L27/0207

    Abstract: 本发明目的在于提供一种半导体集成电路,该半导体集成电路包括分别被配置有单元高度不同的标准单元的多个单元块,并可以减小单元块之间的时钟偏移,该半导体集成电路包括第一标准单元和与该第一标准单元的单元高度不同的第二标准单元,在第一标准单元的P阱区中配置有一对N型扩散区域和用于向第一标准单元提供第一基板电源的P型扩散区域,在第二标准单元的P阱区中配置有一对N型的扩散区域和用于向第二标准单元提供第二基板电源的P型扩散区域,第一标准单元的N型扩散区域和P型扩散区域之间的距离与第二标准单元的N型扩散区域和P型扩散区域之间的距离实质上是相同的。

Patent Agency Ranking