-
公开(公告)号:CN101345880B
公开(公告)日:2010-09-01
申请号:CN200810198170.X
申请日:2008-08-29
Applicant: 暨南大学
Abstract: 本发明公开了一种基于AVS的环路滤波器的硬件实现方法。它将传统行列转换结构中80个8位可控寄存器修改为80个8位纯寄存器。垂直滤波时数据不需要从最左端输入,只需从p2的左端输入即可,水平缓冲6个周期后即可再进行垂直缓冲。左右两边的寄存组还可以在一维滤波模块进行复用。行列转换将垂直数据转换成水平数据,使得一维滤波模块能统一处理水平和垂直数据,具有节约资源,减少了近一半的面积,同时也极大的减少时钟周期和降低了模块功耗的优点。环路滤波器中的时序控制模块中采用Mealy状态机来实现,根据不同的边界强度(BS)值,控制处理过程的状态转移,达到了对数据的合理处理和状态的自适应跳转,使系统代码易于维护。
-
公开(公告)号:CN101345880A
公开(公告)日:2009-01-14
申请号:CN200810198170.X
申请日:2008-08-29
Applicant: 暨南大学
Abstract: 本发明公开了一种基于AVS的环路滤波器的硬件实现方法。它将传统行列转换结构中80个8位可控寄存器修改为80个8位纯寄存器。垂直滤波时数据不需要从最左端输入,只需从p2的左端输入即可,水平缓冲6个周期后即可再进行垂直缓冲。左右两边的寄存组还可以在一维滤波模块进行复用。行列转换将垂直数据转换成水平数据,使得一维滤波模块能统一处理水平和垂直数据,具有节约资源,减少了近一半的面积,同时也极大的减少时钟周期和降低了模块功耗的优点。环路滤波器中的时序控制模块中采用Mealy状态机来实现,根据不同的边界强度(BS)值,控制处理过程的状态转移,达到了对数据的合理处理和状态的自适应跳转,使系统代码易于维护。
-
公开(公告)号:CN201345710Y
公开(公告)日:2009-11-11
申请号:CN200820206678.5
申请日:2008-12-31
Applicant: 暨南大学
IPC: H04N7/26
Abstract: 本实用新型公开了一种适用于视频解码的环路滤波器,行列转换模块由8行16列共128个寄存器组成,其中部的6列为8位可控寄存器,左右各5列为8位纯寄存器;所述存储模块和参数计算模块分别通过系统总线与外部存储器相连,一维滤波器通过行列转换模块与存储模块相连,一维滤波器还与参数计算模块相连,时序控制模块分别与行列转换模块、一维滤波器、参数计算模块、存储模块和系统总线相连。该滤波器结构简单、设计合理、占用的资源和面积小、处理速度快、自适应程度高,数据利用率得到明显的提高。
-
-