-
公开(公告)号:CN103401636A
公开(公告)日:2013-11-20
申请号:CN201310286497.3
申请日:2007-03-08
Applicant: 晶像股份有限公司
CPC classification number: H04L1/0045 , H04L1/0061 , H04L25/4908 , H04L2001/0092
Abstract: 公开了一种用于集成电路之间的点对点通信的物理接口内的检错的装置、系统和方法。在一个实施例中,一种装置被配置成作为接收物理接口来操作,或者在接收物理接口内操作。该装置包括被配置成对已编码数据比特的一子集解码以产生已解码数据比特的解码器。它还包括被配置成从已解码数据比特中提取物理接口(“PI”)检错比特的物理接口检错比特提取器。由此,该装置使用该物理接口检错比特来确定已编码数据比特是否包括至少一个错误的数据比特作为差错。在某些实施例中,该装置包括被配置成在物理层内操作的检错器。在至少一个实施例中,该装置在例如NB/(N+1)B线编码器内有效地发送检错码。
-
公开(公告)号:CN101809906A
公开(公告)日:2010-08-18
申请号:CN200880105208.2
申请日:2008-07-08
Applicant: 晶像股份有限公司
CPC classification number: H04J3/0667 , H04N21/23406 , H04N21/2365 , H04N21/4305 , H04N21/4307 , H04N21/4347 , H04N21/43615 , H04N21/44004 , H04N21/44231 , H04N21/8547
Abstract: 一种用于同步互连网络中的相关数据流的方法和装置。一种装置的一些实施例包括用于向第二装置发送数据流的发送器,其中该发送器向该第二装置发送数据分组。该装置还包括时钟,该装置在发送数据分组时使用时钟来向该数据分组提供第一时间戳。该装置包括从第二装置接收响应的接收器,该装置在从该第二装置接收到所返回的分组时提供第二时间戳,所返回的分组包含该第二装置接收到和发送该分组时的时间戳。该装置包括指导该装置的操作的网络单元,该网络单元至少部分地基于该分组的各个时间戳来确定第二装置解码数据流的开始时间。
-
公开(公告)号:CN101356506A
公开(公告)日:2009-01-28
申请号:CN200680030571.3
申请日:2006-08-24
Applicant: 晶像股份有限公司
IPC: G06F12/00
CPC classification number: G06F12/00 , G06F3/0605 , G06F3/0626 , G06F3/0635 , G06F3/0664 , G06F3/067 , G06F3/0689 , G06F12/10 , G06F2212/262 , H04L49/35
Abstract: 本发明提供了一种利用商品、用户级别的存储设备来提供高级存储特征的系统和方法。高级存储系统是一种连接在计算机系统与一个或多个物理磁盘驱动器之间的元件。高级存储系统的主机接口将它自身作为虚拟磁盘驱动器呈现给计算机系统,它执行用户级别的存储硬件的命令,该用户级别的存储硬件为计算机系统的主机控制器所熟知。同样地,高级存储系统的存储设备将它自身驱动器作为用户级别的主机控制器呈现给一个或多个磁盘驱动,而不管与它相连的物理存储设备的实际拓扑结构是什么。该系统为用户提供了一种简单的方法来组合低成本、用户级别的硬件,用以向计算机系统添加附加的高级存储特征。
-
公开(公告)号:CN101035141A
公开(公告)日:2007-09-12
申请号:CN200710087760.0
申请日:2007-03-08
Applicant: 晶像股份有限公司
CPC classification number: H04L1/0045 , H04L1/0061 , H04L25/4908 , H04L2001/0092
Abstract: 公开了一种用于在集成电路(“IC”)之间的数据通信的发送和/或接收期间在物理接口内检测差错的的装置、系统和方法。在一个实施例中,一种装置被配置成作为接收物理接口来操作,或者在接收物理接口内操作。该装置包括被配置成对已编码数据比特的一子集解码以产生已解码数据比特的解码器。它还包括被配置成从已解码数据比特中提取物理接口(“PI”)检错比特的物理接口检错比特提取器。由此,该装置使用该物理接口检错比特来确定已编码数据比特是否包括至少一个错误的数据比特作为差错。在某些实施例中,该装置包括被配置成在物理层内操作的检错器。在至少一个实施例中,该装置在例如NB/(N+1)B线编码器内有效地发送检错码。
-
公开(公告)号:CN101785278B
公开(公告)日:2014-10-08
申请号:CN200880105137.6
申请日:2008-07-02
Applicant: 晶像股份有限公司
IPC: H04N21/658 , H04N21/6587 , H04N21/8549 , H04N21/436 , H04N21/643 , H04N21/6437 , H04N21/482 , H04N19/89 , H04N19/70 , H04N19/61
CPC classification number: H04L65/605 , H04L65/607 , H04L65/608 , H04N7/173 , H04N21/43615 , H04N21/4828 , H04N21/643 , H04N21/6437 , H04N21/6581 , H04N21/6587 , H04N21/8549
Abstract: 一种用于在网络中流传输数据内容的方法和装置。一种装置的一些实施例包括用于在网络上生成数据流的网络单元,其中生成该数据流包括生成该数据的摘要信息。该装置还包括经由网络发送所生成的数据流的发送器。
-
公开(公告)号:CN101035141B
公开(公告)日:2014-03-05
申请号:CN200710087760.0
申请日:2007-03-08
Applicant: 晶像股份有限公司
CPC classification number: H04L1/0045 , H04L1/0061 , H04L25/4908 , H04L2001/0092
Abstract: 本发明公开了一种用于在集成电路(“IC”)之间的数据通信的发送和/或接收期间在物理接口内检测差错的装置、系统和方法。在一个实施例中,一种装置被配置成作为接收物理接口来操作,或者在接收物理接口内操作。该装置包括被配置成对已编码数据比特的一子集解码以产生已解码数据比特的解码器。它还包括被配置成从已解码数据比特中提取物理接口(“PI”)检错比特的物理接口检错比特提取器。由此,该装置使用该物理接口检错比特来确定已编码数据比特是否包括至少一个错误的数据比特作为差错。在某些实施例中,该装置包括被配置成在物理层内操作的检错器。在至少一个实施例中,该装置在例如NB/(N+1)B线编码器内有效地发送检错码。
-
公开(公告)号:CN101785262A
公开(公告)日:2010-07-21
申请号:CN200880105199.7
申请日:2008-07-30
Applicant: 晶像股份有限公司
CPC classification number: H04L63/10 , H04L12/2838 , H04L45/122 , H04L45/126 , H04L45/70 , H04L63/0492
Abstract: 公开了一种用于确保只在特定物理区域内分发数据的方法和系统。在一个实施例中,一种方法规定只在源与宿之间的距离处于距离阈值之内时才分发数据。在该系统中,可直接或间接地估计源与宿之间的距离。在一些实施例中,可通过估计在这些设备之间经过的信号的传播延迟来估计该距离。可从传播延迟确定这些设备之间的物理距离。如果物理距离在阈值之外,则可禁止源发送该数据或者宿可拒绝显示该数据。
-
公开(公告)号:CN101008934A
公开(公告)日:2007-08-01
申请号:CN200610171180.5
申请日:2006-12-19
Applicant: 晶像股份有限公司
CPC classification number: G06F13/385 , G06F13/4027
Abstract: 公开了用于在遵循协议的链路中建立隐蔽通信信道的通信装置、SATA通信设备、系统、增强型端口倍增器和方法等。在一个实施例中,一种通信装置包括链路接口和补充消息接口。链路接口被配置成将该通信装置通信地耦合到链路以便访问根据标准化的协议通过链路的数据流。补充消息接口被配置成在数据流内交换补充消息以在链路中建立隐蔽通信信道。补充消息在不触犯协议的情况下补充标准化的协议。
-
公开(公告)号:CN101785281B
公开(公告)日:2014-10-29
申请号:CN200880105183.6
申请日:2008-07-07
Applicant: 晶像股份有限公司
CPC classification number: H04L67/16 , H04L12/2809 , H04L67/24
Abstract: 在某些实施例中,一种装置包括执行至少一个服务的设备功能电路;以及控制该装置和网络之间的交互的网络接口控制电路。该网络接口控制电路包括服务发现模块,该模块用于(1)发送要在该设备之外传送的在场通告消息以便让该设备之外的其他设备知道该设备可执行的服务以及(2)从该设备之外的其他设备接收在场通告消息以获悉其他设备可执行什么服务。在某些实施例中,网络接口控制电路包括动态连接管理模块。对其它实施例也予以描述并要求保护。
-
公开(公告)号:CN103744790A
公开(公告)日:2014-04-23
申请号:CN201310687215.0
申请日:2006-08-24
Applicant: 晶像股份有限公司
CPC classification number: G06F12/00 , G06F3/0605 , G06F3/0626 , G06F3/0635 , G06F3/0664 , G06F3/067 , G06F3/0689 , G06F12/10 , G06F2212/262 , H04L49/35
Abstract: 本发明提供了一种利用商品、用户级别的存储设备来提供高级存储特征的系统和方法。高级存储系统是一种连接在计算机系统与一个或多个物理磁盘驱动器之间的元件。高级存储系统的主机接口将它自身作为虚拟磁盘驱动器呈现给计算机系统,它执行用户级别的存储硬件的命令,该用户级别的存储硬件为计算机系统的主机控制器所熟知。同样地,高级存储系统的存储设备将它自身驱动器作为用户级别的主机控制器呈现给一个或多个磁盘驱动,而不管与它相连的物理存储设备的实际拓扑结构是什么。该系统为用户提供了一种简单的方法来组合低成本、用户级别的硬件,用以向计算机系统添加附加的高级存储特征。
-
-
-
-
-
-
-
-
-