用于集成电路之间的点对点通信的物理接口内的检错

    公开(公告)号:CN103401636A

    公开(公告)日:2013-11-20

    申请号:CN201310286497.3

    申请日:2007-03-08

    CPC classification number: H04L1/0045 H04L1/0061 H04L25/4908 H04L2001/0092

    Abstract: 公开了一种用于集成电路之间的点对点通信的物理接口内的检错的装置、系统和方法。在一个实施例中,一种装置被配置成作为接收物理接口来操作,或者在接收物理接口内操作。该装置包括被配置成对已编码数据比特的一子集解码以产生已解码数据比特的解码器。它还包括被配置成从已解码数据比特中提取物理接口(“PI”)检错比特的物理接口检错比特提取器。由此,该装置使用该物理接口检错比特来确定已编码数据比特是否包括至少一个错误的数据比特作为差错。在某些实施例中,该装置包括被配置成在物理层内操作的检错器。在至少一个实施例中,该装置在例如NB/(N+1)B线编码器内有效地发送检错码。

    智能可缩放存储切换架构

    公开(公告)号:CN101356506A

    公开(公告)日:2009-01-28

    申请号:CN200680030571.3

    申请日:2006-08-24

    Abstract: 本发明提供了一种利用商品、用户级别的存储设备来提供高级存储特征的系统和方法。高级存储系统是一种连接在计算机系统与一个或多个物理磁盘驱动器之间的元件。高级存储系统的主机接口将它自身作为虚拟磁盘驱动器呈现给计算机系统,它执行用户级别的存储硬件的命令,该用户级别的存储硬件为计算机系统的主机控制器所熟知。同样地,高级存储系统的存储设备将它自身驱动器作为用户级别的主机控制器呈现给一个或多个磁盘驱动,而不管与它相连的物理存储设备的实际拓扑结构是什么。该系统为用户提供了一种简单的方法来组合低成本、用户级别的硬件,用以向计算机系统添加附加的高级存储特征。

    用于集成电路之间的点对点通信的物理接口内的检错

    公开(公告)号:CN101035141A

    公开(公告)日:2007-09-12

    申请号:CN200710087760.0

    申请日:2007-03-08

    CPC classification number: H04L1/0045 H04L1/0061 H04L25/4908 H04L2001/0092

    Abstract: 公开了一种用于在集成电路(“IC”)之间的数据通信的发送和/或接收期间在物理接口内检测差错的的装置、系统和方法。在一个实施例中,一种装置被配置成作为接收物理接口来操作,或者在接收物理接口内操作。该装置包括被配置成对已编码数据比特的一子集解码以产生已解码数据比特的解码器。它还包括被配置成从已解码数据比特中提取物理接口(“PI”)检错比特的物理接口检错比特提取器。由此,该装置使用该物理接口检错比特来确定已编码数据比特是否包括至少一个错误的数据比特作为差错。在某些实施例中,该装置包括被配置成在物理层内操作的检错器。在至少一个实施例中,该装置在例如NB/(N+1)B线编码器内有效地发送检错码。

    用于集成电路之间的点对点通信的物理接口内的检错的装置、方法及系统

    公开(公告)号:CN101035141B

    公开(公告)日:2014-03-05

    申请号:CN200710087760.0

    申请日:2007-03-08

    CPC classification number: H04L1/0045 H04L1/0061 H04L25/4908 H04L2001/0092

    Abstract: 本发明公开了一种用于在集成电路(“IC”)之间的数据通信的发送和/或接收期间在物理接口内检测差错的装置、系统和方法。在一个实施例中,一种装置被配置成作为接收物理接口来操作,或者在接收物理接口内操作。该装置包括被配置成对已编码数据比特的一子集解码以产生已解码数据比特的解码器。它还包括被配置成从已解码数据比特中提取物理接口(“PI”)检错比特的物理接口检错比特提取器。由此,该装置使用该物理接口检错比特来确定已编码数据比特是否包括至少一个错误的数据比特作为差错。在某些实施例中,该装置包括被配置成在物理层内操作的检错器。在至少一个实施例中,该装置在例如NB/(N+1)B线编码器内有效地发送检错码。

    自动服务发现和动态连接管理

    公开(公告)号:CN101785281B

    公开(公告)日:2014-10-29

    申请号:CN200880105183.6

    申请日:2008-07-07

    CPC classification number: H04L67/16 H04L12/2809 H04L67/24

    Abstract: 在某些实施例中,一种装置包括执行至少一个服务的设备功能电路;以及控制该装置和网络之间的交互的网络接口控制电路。该网络接口控制电路包括服务发现模块,该模块用于(1)发送要在该设备之外传送的在场通告消息以便让该设备之外的其他设备知道该设备可执行的服务以及(2)从该设备之外的其他设备接收在场通告消息以获悉其他设备可执行什么服务。在某些实施例中,网络接口控制电路包括动态连接管理模块。对其它实施例也予以描述并要求保护。

    智能可缩放存储切换架构

    公开(公告)号:CN103744790A

    公开(公告)日:2014-04-23

    申请号:CN201310687215.0

    申请日:2006-08-24

    Abstract: 本发明提供了一种利用商品、用户级别的存储设备来提供高级存储特征的系统和方法。高级存储系统是一种连接在计算机系统与一个或多个物理磁盘驱动器之间的元件。高级存储系统的主机接口将它自身作为虚拟磁盘驱动器呈现给计算机系统,它执行用户级别的存储硬件的命令,该用户级别的存储硬件为计算机系统的主机控制器所熟知。同样地,高级存储系统的存储设备将它自身驱动器作为用户级别的主机控制器呈现给一个或多个磁盘驱动,而不管与它相连的物理存储设备的实际拓扑结构是什么。该系统为用户提供了一种简单的方法来组合低成本、用户级别的硬件,用以向计算机系统添加附加的高级存储特征。

Patent Agency Ranking