相位侦测器、时钟与数据恢复电路、以及相关的控制方法

    公开(公告)号:CN106549666A

    公开(公告)日:2017-03-29

    申请号:CN201510601632.8

    申请日:2015-09-21

    Inventor: 翁孟泽 李俊毅

    Abstract: 本发明的实施例提供一相位侦测器,其用以产生并提供数个相位更正数据至一时钟产生器,以提供一本地时钟信号。该相位侦测器包含有一数据取样器以及一数字逻辑电路。该数据取样器依据该本地时钟信号以及一反相本地时钟信号,以一符号速度(symbol rate)的两倍速,提供数个信号样本。该等信号样本包含有至少一第一符号样本以及一第二符号样本。该第二符号样本发生晚于该第一符号样本一符号周期。该信号样本另包含有一内插样本,发生于该第一与第二符号样本之间。该数字逻辑电路比较该第一符号样本与该内插样本,以产生一前相位更正数据,以及比较该第二符号样本与该内插样本,以产生一后相位更正数据。相较于该后相位更正数据,该前相位更正数据比较早被产生。该本地时钟信号与该反相本地时钟信号的相位大致相反。

    时脉数据回复装置、时脉数据回复方法及相位检测器

    公开(公告)号:CN106533433A

    公开(公告)日:2017-03-22

    申请号:CN201510569392.8

    申请日:2015-09-09

    Abstract: 本发明提供一种时脉数据回复装置、时脉数据回复方法及相位检测器。时脉数据回复装置包含一振荡器、一相位检测器与一振荡器控制电路。该振荡器产生一原始时脉信号。该相位检测器包含第一取样电路、分频电路、第二取样电路与选择电路。第一取样电路利用该原始时脉信号对一数据信号进行取样,以产生一第一组取样结果。分频电路将该原始时脉信号分频,以产生一降频后时脉信号。第二取样电路利用该降频后时脉信号进行取样,以产生一第二组取样结果。该选择电路选择性地输出第一组取样结果与第二组取样结果两者之一,做为一最终取样结果。该振荡器控制电路根据该最终取样结果控制该振荡器。

    相位内插装置以及相位内插方法

    公开(公告)号:CN103580657B

    公开(公告)日:2016-12-21

    申请号:CN201210268805.5

    申请日:2012-07-31

    Inventor: 翁孟泽

    Abstract: 本发明涉及相位内插装置,包含:第一信号产生电路,用以产生具有第一相位的第一信号;第三信号产生电路,用以产生具有第二相位的第三信号;第四/第五信号产生电路,在第一模式下产生具有第三相位的第四信号,并在第二模式下不产生该第四信号而产生具有该第二相位的第五信号;以及相位内插器,在该第一模式下不以该第四信号产生内插信号,而在该第二模式下以该第一信号、该第三信号以及该第五信号产生该内插信号。

    频率调整装置以及调整频率的方法

    公开(公告)号:CN107918442A

    公开(公告)日:2018-04-17

    申请号:CN201610882896.X

    申请日:2016-10-10

    Inventor: 翁孟泽

    CPC classification number: G06F1/08 H03K5/135

    Abstract: 本发明提出一种频率调整装置,包含一压降检测器以及一除频器。该压降检测器比较该供应电压以及一低限电压以输出一比较结果。其中,当该供应电压大于该低限电压时,该除频器输出该基础时脉信号除以一第一值以作为该结果时脉信号。当该供应电压小于该低限电压时,该除频器将该基础时脉信号除以一第二值作为该结果时脉信号。

    多通道串行连线信号接收系统

    公开(公告)号:CN104978290B

    公开(公告)日:2018-04-06

    申请号:CN201410138629.2

    申请日:2014-04-08

    Abstract: 本发明提供的多通道串行连线信号接收系统包含一时脉产生电路与多个数据接收通道。该时脉产生电路提供一基础时脉信号。该多个数据接收通道各自接收一输入信号与该基础时脉信号,且各自包含一相位检测电路、一多阶数字时脉数据回复电路与一相位调整电路。该相位检测电路根据一取样用时脉信号将该输入信号取样,以产生一取样后信号。该多阶数字时脉数据回复电路对该取样后信号施以一数字时脉数据回复程序,以产生一相位调整信息。该相位调整电路根据该相位调整信息调整该基础时脉信号的相位,以产生该取样用时脉信号。

    延迟锁定电路与相关的控制方法

    公开(公告)号:CN106487379A

    公开(公告)日:2017-03-08

    申请号:CN201510526280.4

    申请日:2015-08-25

    Abstract: 本发明的实施例提供一种控制方法,适用于一延迟锁定电路,包含有延迟一输入信号,以产生一内部信号;延迟该内部信号,以产生一输出信号;选择性地提供一参考时钟信号或该输出信号,作为该输入信号;以及,依据该输出信号与该内部信号,决定以该参考时钟信号作为该输入信号的一开孔时段。

    多通道串行连线信号接收系统

    公开(公告)号:CN104978290A

    公开(公告)日:2015-10-14

    申请号:CN201410138629.2

    申请日:2014-04-08

    Abstract: 本发明提供的多通道串行连线信号接收系统包含一时脉产生电路与多个数据接收通道。该时脉产生电路提供一基础时脉信号。该多个数据接收通道各自接收一输入信号与该基础时脉信号,且各自包含一相位检测电路、一多阶数字时脉数据回复电路与一相位调整电路。该相位检测电路根据一取样用时脉信号将该输入信号取样,以产生一取样后信号。该多阶数字时脉数据回复电路对该取样后信号施以一数字时脉数据回复程序,以产生一相位调整信息。该相位调整电路根据该相位调整信息调整该基础时脉信号的相位,以产生该取样用时脉信号。

    时钟及数据恢复电路
    8.
    发明公开

    公开(公告)号:CN110324036A

    公开(公告)日:2019-10-11

    申请号:CN201810265465.8

    申请日:2018-03-28

    Inventor: 王建中 翁孟泽

    Abstract: 一种时钟及数据恢复电路,包括一第一相位检测器、一第一电荷泵、一第一压控振荡器以及一辅助模块,该辅助模块包括一辅助时钟产生器,用来产生一辅助时钟信号;一第二相位检测器,耦接于该辅助时钟产生器,用来比对该辅助时钟信号与该第一压控振荡器所输出的一第一时钟信号的相位;以及一多工选择单元,用来根据一选择信号,输出一多工输出信号至该第一电荷泵。

    相位内插装置以及相位内插方法

    公开(公告)号:CN103580657A

    公开(公告)日:2014-02-12

    申请号:CN201210268805.5

    申请日:2012-07-31

    Inventor: 翁孟泽

    Abstract: 本发明涉及相位内插装置,包含:第一信号产生电路,用以产生具有第一相位的第一信号;第三信号产生电路,用以产生具有第二相位的第三信号;第四/第五信号产生电路,在第一模式下产生具有第三相位的第四信号,并在第二模式下不产生该第四信号而产生具有该第二相位的第五信号;以及相位内插器,在该第一模式下不以该第四信号产生内插信号,而在该第二模式下以该第一信号、该第三信号以及该第五信号产生该内插信号。

Patent Agency Ranking