延迟同步环电路,数字预失真型发射机以及无线基站

    公开(公告)号:CN1747460A

    公开(公告)日:2006-03-15

    申请号:CN200410081749.X

    申请日:2004-12-28

    Abstract: 本发明提供能够正确地抽取出叠加在数字预失真型无线发射机的发射机输出上的非线性失真的延迟同步环电路、数字预失真型发射机以及无线基站的结构,本发明的延迟同步环电路的特征是具备:输入第1输入IQ信号Ir、Qr的可变延迟元件105;输入可变延迟元件的输出信号If、Qf以及基于第2输入IQ信号Ii、Qi的信号Id、Qd的减法器103;输入可变延迟元件的输出信号If、Qf的延迟比较器106;输入延迟比较器的输出信号进行平滑并且输出到可变延迟元件的平滑滤波器107,进行用于由可变延迟元件控制通过经过模拟电路单元在输出IQ信号中产生的失真的延迟控制,第1以及第2输入IQ信号的某一个是输出IQ信号Io、Qo进行数模变换,经过模拟电路单元,进而进行模数变换生成的信号,作为可变延迟元件,能够特别地使用IIR数字滤波器。

    适用于自适应调制方式的基带解调架构

    公开(公告)号:CN1822529A

    公开(公告)日:2006-08-23

    申请号:CN200510137795.1

    申请日:2005-12-28

    Abstract: 在CDMA方式的无线通信规格中,由于显示包大小、调制方式等的控制信道与数据信号在同区间内码多路复用,基站在解调控制信道之前不知道数据包的信息、无法解调数据。另一方面,为了再发送控制而到1子帧后为止判断解调结果,在正向信道中必须发送结果。为了再发送控制而保持大于或等于10子帧间这样的数据的存储器的容量变大这一点也是问题。在控制信道被解调之前在存储器内保持接收信号,知道数据包信息后一下子解调数据。并且,与控制信道的解调并行,数据的解调也进行到中途,将该结果保持在存储器内,知道数据包的信息后进行中间结果的取舍选择以及追加处理,得到最终输出。对于存储器容量的课题,在再发送途中阶段性地舍弃再发送区间的解调前的数据,主要保持解调后的累计加法运算结果。

Patent Agency Ranking