天线及具有该天线的电气设备

    公开(公告)号:CN101359766A

    公开(公告)日:2009-02-04

    申请号:CN200810128085.6

    申请日:2008-07-29

    Inventor: 池个谷守彦

    CPC classification number: H01Q1/2266 H01Q9/42

    Abstract: 本发明提供实施在便携终端或电气设备的箱体内存在的电干扰的对策,且稳定地进行数字信号波的收发工作的内装天线的构造及其内装方法。考虑到在便携终端及电气设备的箱体内存在的电干扰的发生源及电干扰的传递路径,使用大幅度截断在箱体内的金属(导体)部传递并侵入天线的电干扰的传递路径的构造及其内装方法,而且使用大幅度减少由电磁感应引起的在箱体内的金属部传递或从空间传递的电干扰的向天线的侵入的构造,实现不会受到电干扰的影响的内装天线。

    复合天线装置
    3.
    发明公开

    公开(公告)号:CN102157799A

    公开(公告)日:2011-08-17

    申请号:CN201110035538.2

    申请日:2011-01-28

    CPC classification number: H01Q21/28

    Abstract: 本发明提供一种复合天线装置,其一体地具有在不同的无线频带工作的多个天线元件,同时天线元件之间的干涉彼此都很小。本发明的复合天线装置是对应于多个无线频带的电波的复合天线装置,其中,所述复合天线装置在一块导体板上具有:第一天线,其对应于垂直极化波电波,该垂直极化波电波是至少一个无线频带的电波;以及第二天线,其对应于圆极化波电波,该圆极化波电波是与所述至少一个无线频带不同的无线频带的电波,所述第一天线具有接地部,所述第二天线形成于所述接地部的区域内,所述第一天线和所述第二天线分别具有供电部。

    小型薄型天线、多层基板、高频模块以及无线终端

    公开(公告)号:CN1764012A

    公开(公告)日:2006-04-26

    申请号:CN200510105156.7

    申请日:2005-09-28

    CPC classification number: H01Q1/243 H01Q1/38

    Abstract: 提供不使用块型电介质的、小型薄型天线以及高频模块。一种使用了用薄型结构具有波长缩短效果的结构的小型薄型天线以及使用了该天线的高频模块,天线的电结构,由以下部分构成天线:至少由一个传送线路(13)、(16)形成的开路短截线(3)、(6);由一个或一个以上的传送线路(15)形成的耦合线路(5);和由传送线路(14)形成的短路短截线(4);该开路短截线4的特性阻抗Zo做得比该耦合线路(5)和短路短截线(4)的特性阻抗Zb、Zs还低。

    小型薄型天线、多层基板、高频模块以及无线终端

    公开(公告)号:CN1764012B

    公开(公告)日:2012-01-18

    申请号:CN200510105156.7

    申请日:2005-09-28

    CPC classification number: H01Q1/243 H01Q1/38

    Abstract: 提供不使用块型电介质的、小型薄型天线以及高频模块。一种使用了用薄型结构具有波长缩短效果的结构的小型薄型天线以及使用了该天线的高频模块,天线的电结构,由以下部分构成天线:至少由一个传送线路(13)、(16)形成的开路短截线(3)、(6);由一个或一个以上的传送线路(15)形成的耦合线路(5);和由传送线路(14)形成的短路短截线(4);该开路短截线4的特性阻抗Zo做得比该耦合线路(5)和短路短截线(4)的特性阻抗Zb、Zs还低。

    模式抽出计算算法、设计程序及模拟器

    公开(公告)号:CN100511242C

    公开(公告)日:2009-07-08

    申请号:CN200510105706.5

    申请日:2005-09-27

    CPC classification number: G06F17/5036 G06F17/5018 G06F2217/16

    Abstract: 本发明提供一种模式抽出计算算法,其用于在使用较少的存储区域的计算机中,可抽出实际存在的所有配置模式。使用执行模式抽出计算算法的计算机的总线(1010)、CPU(1011)、存储区域(1012)、输入输出(1013、1014),在所述存储区域中存储有限区域的面积、微小段的面积、微小段的配置起点、元件的属性、具有属性信息的数组、具有微小区域信息的数组,上述CPU使用条件和规则在有限的面积内将按照由具有属性的多个元件构成的拓扑的构造模式化,抽出与该拓扑一致的所有模式。

    模式抽出计算算法、设计程序及模拟器

    公开(公告)号:CN1763756A

    公开(公告)日:2006-04-26

    申请号:CN200510105706.5

    申请日:2005-09-27

    CPC classification number: G06F17/5036 G06F17/5018 G06F2217/16

    Abstract: 本发明提供一种模式抽出计算算法,其用于在使用较少的存储区域的计算机中,可抽出实际存在的所有配置模式。使用执行模式抽出计算算法的计算机的总线(1010)、CPU(1011)、存储区域(1012)、输入输出(1013、1014),在所述存储区域中存储有限区域的面积、微小段的面积、微小段的配置起点、元件的属性、具有属性信息的数组、具有微小区域信息的数组,上述CPU使用条件和规则在有限的面积内将按照由具有属性的多个元件构成的拓扑的构造模式化,抽出与该拓扑一致的所有模式。

Patent Agency Ranking