锁相环合成器及其控制方法

    公开(公告)号:CN1057882C

    公开(公告)日:2000-10-25

    申请号:CN95100247.3

    申请日:1995-01-19

    CPC classification number: H03L7/107 H03L7/183

    Abstract: 由高速时间常数电路32确定的时间常数适于高速牵引输出频率fo,而由低速时间常数电路33确定的时间常数适于稳定输出频率相应值和抑制寄生输出频率。例如,当输出频率从fo切换到fb时,是在开关Sa为ON、开关Sb为OFF时通过设置分频比率n切换的。同样,开关Sa关断,输出频率稳定后,开关Sb打开。提高了输出频率切换速度以及在频率切换后抑制寄生输出频率而无须使用高精度的A/D变换器或D/A变换器。

    锁相环合成器及其控制方法

    公开(公告)号:CN1115522A

    公开(公告)日:1996-01-24

    申请号:CN95100247.3

    申请日:1995-01-19

    CPC classification number: H03L7/107 H03L7/183

    Abstract: 由高速时间常数电路32确定的时间常数适于高速牵引输出频率f0,而由低速时间常数电路33确定的时间常数适于稳定输出频率相应值和抑制寄生输出频率。例如,当输出频率从f0切换到fb时,是在开关Sa为ON、开关Sb为OFF时通过设置分频比率n切换的。同样,开关Sa关断,输出频率稳定后,开关Sb打开。提高了输出频率切换速度以及在频率切换后抑制寄生输出频率而无须使用高精度的A/D变换器或D/A变换器。

Patent Agency Ranking