-
公开(公告)号:CN114138055B
公开(公告)日:2024-03-15
申请号:CN202111489469.2
申请日:2021-12-08
Applicant: 成都引众数字设备有限公司
IPC: G06F1/12 , G06F1/06 , G06F13/42 , G05B19/042
Abstract: 本发明属于时间同步技术领域,具体涉及一种直流B码转换为电力系统串口时间报文的方法及装置。主旨在于解决传统方法采用CPU转换模式精度低、成本高的问题,本发明电力系统串口时间报文信号时间准确度可达到优于1μs。主要方案包括10倍频模块、码元识别模块、B码信息解析模块、秒准时沿提取模块、1PPS生成模块、时间修正模块、串口时间报文编码模块、串口时间报文发送模块、串行接口驱动电路。除串行接口驱动电路以外,其余模块均由FPGA实现。本发明采用FPGA实现直流B码转换为电力系统串口时间报文,实现高精度串口时间报文信号输出,不使用CPU,硬件架构简单,稳定可靠,成本低廉,装置可以做到小型化、模块化,应用灵活,扩展性好。
-
公开(公告)号:CN114138055A
公开(公告)日:2022-03-04
申请号:CN202111489469.2
申请日:2021-12-08
Applicant: 成都引众数字设备有限公司
IPC: G06F1/12 , G06F1/06 , G06F13/42 , G05B19/042
Abstract: 本发明属于时间同步技术领域,具体涉及一种直流B码转换为电力系统串口时间报文的方法及装置。主旨在于解决传统方法采用CPU转换模式精度低、成本高的问题,本发明电力系统串口时间报文信号时间准确度可达到优于1μs。主要方案包括10倍频模块、码元识别模块、B码信息解析模块、秒准时沿提取模块、1PPS生成模块、时间修正模块、串口时间报文编码模块、串口时间报文发送模块、串行接口驱动电路。除串行接口驱动电路以外,其余模块均由FPGA实现。本发明采用FPGA实现直流B码转换为电力系统串口时间报文,实现高精度串口时间报文信号输出,不使用CPU,硬件架构简单,稳定可靠,成本低廉,装置可以做到小型化、模块化,应用灵活,扩展性好。
-
公开(公告)号:CN306971431S
公开(公告)日:2021-11-30
申请号:CN202130516082.6
申请日:2021-08-10
Applicant: 成都引众数字设备有限公司
Abstract: 1.本外观设计产品的名称:测试仪(手持式测试仪)。
2.本外观设计产品的用途:测试仪。
3.本外观设计产品的设计要点:在于形状与图案的结合。
4.最能表明设计要点的图片或照片:主视图。-
公开(公告)号:CN307561955S
公开(公告)日:2022-09-23
申请号:CN202230320179.4
申请日:2022-05-27
Applicant: 成都引众数字设备有限公司
Abstract: 1.本外观设计产品的名称:物联网子钟。
2.本外观设计产品的用途:基于物联网的网络时间同步或信号时间同步,并完成日期、星期、时间、温湿度显示。
3.本外观设计产品的设计要点:在于形状。
4.最能表明设计要点的图片或照片:立体图。-
公开(公告)号:CN306977968S
公开(公告)日:2021-12-03
申请号:CN202130516090.0
申请日:2021-08-10
Applicant: 成都引众数字设备有限公司
Abstract: 1.本外观设计产品的名称:数字时钟(2+4D数字式双面子钟)。
2.本外观设计产品的用途:显示时间。
3.本外观设计产品的设计要点:在于形状与图案的结合。
4.最能表明设计要点的图片或照片:立体图。
-
-
-
-