多模式三机动态容错系统

    公开(公告)号:CN112131055B

    公开(公告)日:2023-11-14

    申请号:CN202010934012.7

    申请日:2020-09-08

    Abstract: 本发明公开一种多模式三机动态容错系统,包括CPU1和CPU1加断电控制电路、CPU2和CPU2加断电控制电路以及CPU3和CPU3加断电控制电路,CPU1、CPU2和CPU3与CPU1加断电控制电路、CPU2加断电控制电路和CPU3加断电控制电路之间交叉互联,三个CPU加断电控制电路结构相同,实现对相应的CPU加电和断电的控制;并对加断电控制电路的具体结构进行设计,采用完全对等的三冗余控制电路,无单点故障,可靠性高;而且三份系统通过特定的交叉互联实现三取二互控,提高设备安全性;灵活性高,支持自主切换,支持地面遥控;具有更高的实际应用价值。

    多模式三机动态容错系统

    公开(公告)号:CN112131055A

    公开(公告)日:2020-12-25

    申请号:CN202010934012.7

    申请日:2020-09-08

    Abstract: 本发明公开一种多模式三机动态容错系统,包括CPU1和CPU1加断电控制电路、CPU2和CPU2加断电控制电路以及CPU3和CPU3加断电控制电路,CPU1、CPU2和CPU3与CPU1加断电控制电路、CPU2加断电控制电路和CPU3加断电控制电路之间交叉互联,三个CPU加断电控制电路结构相同,实现对相应的CPU加电和断电的控制;并对加断电控制电路的具体结构进行设计,采用完全对等的三冗余控制电路,无单点故障,可靠性高;而且三份系统通过特定的交叉互联实现三取二互控,提高设备安全性;灵活性高,支持自主切换,支持地面遥控;具有更高的实际应用价值。

Patent Agency Ranking