接收装置、误差检测电路以及接收方法

    公开(公告)号:CN101305537A

    公开(公告)日:2008-11-12

    申请号:CN200580052004.3

    申请日:2005-11-10

    Inventor: 渡边亮介

    CPC classification number: H04L27/2662 H04L27/2676

    Abstract: 本发明用小规模电路结构检测接收信号和接收装置内部的符号定时的误差,抑制接收信号的输入电平的变动引起的误差信号的变动。延迟部(2)使接收信号延迟1个有效符号期间,相关处理部(3)根据接收信号和延迟后的接收信号之积来计算相关信号,积分处理部(4)计算相关信号的积分值,累加部(51)对接收装置内部的符号开始定时之前的规定期间内的积分值进行累加,累加部(52)对符号开始定时之后的规定期间内的积分值进行累加,误差信号生成部(53)生成将累加部(51)的第1加法结果和累加部(52)的第2加法结果的差值用第1加法结果和第2加法结果之和归一化而成的误差信号。

    接收装置、误差检测电路以及接收方法

    公开(公告)号:CN101305537B

    公开(公告)日:2010-12-22

    申请号:CN200580052004.3

    申请日:2005-11-10

    Inventor: 渡边亮介

    CPC classification number: H04L27/2662 H04L27/2676

    Abstract: 本发明用小规模电路结构检测接收信号和接收装置内部的符号定时的误差,抑制接收信号的输入电平的变动引起的误差信号的变动。延迟部(2)使接收信号延迟1个有效符号期间,相关处理部(3)根据接收信号和延迟后的接收信号之积来计算相关信号,积分处理部(4)计算相关信号的积分值,累加部(51)对接收装置内部的符号开始定时之前的规定期间内的积分值进行累加,累加部(52)对符号开始定时之后的规定期间内的积分值进行累加,误差信号生成部(53)生成将累加部(51)的第1加法结果和累加部(52)的第2加法结果的差值用第1加法结果和第2加法结果之和归一化而成的误差信号。

Patent Agency Ranking