-
公开(公告)号:CN103210377B
公开(公告)日:2016-06-01
申请号:CN201080070129.X
申请日:2010-11-15
Applicant: 富士通株式会社
CPC classification number: G06F1/3275 , G06F1/3225 , G06F1/3237 , G06F13/1668 , G06F13/32 , G06F13/364 , Y02D10/128 , Y02D10/13 , Y02D10/14
Abstract: 本发明涉及信息处理系统,抑制信息处理系统(100)的消耗电力,同时消除共享资源(106)的访问冲突。总线控制器(108)利用高速缓存缺失检测部(119),来检测表示CPU(101)、CPU(102)的高速缓存命中或者高速缓存缺失的第1信息。另外,总线控制器(108)利用高速I/O检测部(120),来检测表示DMA控制器(103)、DMA控制器(104)的激活状态或者非激活状态的第2信息。总线控制器(108)利用生成部(123),基于第1信息和第2信息生成设定信号。
-
公开(公告)号:CN103210381B
公开(公告)日:2015-11-25
申请号:CN201080070131.7
申请日:2010-11-15
Applicant: 富士通株式会社
CPC classification number: G06F11/0757 , G06F11/0724 , G06F11/3041 , G06F11/3419 , G06F11/3485
Abstract: 对因向共享设备(105)的访问而产生的应用程序的中顿进行检测。设备监视装置(103_0)通过设定部(201_0)和设定部(201_1),基于第一CPU向共享设备(105_1)的访问来针对计时器(207)设定访问时间的计测开始。在计时器(207)开始计测后,设备监视装置(103_0)对访问时间超过共享设备响应时间DB(108_0)中储存的规定时间的情况进行检测。在检测出访问时间超过规定时间这一个情况之后,设备监视装置(103_0)通过异常检测部(203)输出检测信号。
-
公开(公告)号:CN103210381A
公开(公告)日:2013-07-17
申请号:CN201080070131.7
申请日:2010-11-15
Applicant: 富士通株式会社
CPC classification number: G06F11/0757 , G06F11/0724 , G06F11/3041 , G06F11/3419 , G06F11/3485
Abstract: 对因向共享设备(105)的访问而产生的应用程序的中顿进行检测。设备监视装置(103_0)通过设定部(201_0)和设定部(201_1),基于第一CPU向共享设备(105_1)的访问来针对计时器(207)设定访问时间的计测开始。在计时器(207)开始计测后,设备监视装置(103_0)对访问时间超过共享设备响应时间DB(108_0)中储存的规定时间的情况进行检测。在检测出访问时间超过规定时间这一个情况之后,设备监视装置(103_0)通过异常检测部(203)输出检测信号。
-
公开(公告)号:CN103210377A
公开(公告)日:2013-07-17
申请号:CN201080070129.X
申请日:2010-11-15
Applicant: 富士通株式会社
CPC classification number: G06F1/3275 , G06F1/3225 , G06F1/3237 , G06F13/1668 , G06F13/32 , G06F13/364 , Y02D10/128 , Y02D10/13 , Y02D10/14
Abstract: 本发明涉及信息处理系统,抑制信息处理系统(100)的消耗电力,同时消除共享资源(106)的访问冲突。总线控制器(108)利用高速缓存缺失检测部(119),来检测表示CPU(101)、CPU(102)的高速缓存命中或者高速缓存缺失的第1信息。另外,总线控制器(108)利用高速I/O检测部(120),来检测表示DMA控制器(103)、DMA控制器(104)的激活状态或者非激活状态的第2信息。总线控制器(108)利用生成部(123),基于第1信息和第2信息生成设定信号。
-
-
-