-
公开(公告)号:CN102415054B
公开(公告)日:2015-02-11
申请号:CN200980159059.2
申请日:2009-05-11
Applicant: 富士通株式会社
IPC: H04L12/28
CPC classification number: H04L45/18
Abstract: 第1节点装置从第1端口发送第1帧,将判别第1端口的信息和识别第1帧的第1识别信息建立对应关系地保存为循环检测信息,从第2节点装置接收第2帧。在识别第2帧的第2识别信息与第1识别信息一致的情况下,第1节点装置对与第2帧的目的地节点装置建立了对应关系而保存的端口状态信息进行更新,设为不可从第1端口进行发送。并且,根据更新后的信息,第1节点装置选择可发送的第2端口来发送第2帧。
-
公开(公告)号:CN101025730A
公开(公告)日:2007-08-29
申请号:CN200610086904.6
申请日:2006-06-14
Applicant: 富士通株式会社
IPC: G06F15/78
CPC classification number: G06F9/3001 , G06F7/5443 , G06F7/57 , G06F7/607 , G06F9/30094 , G06F9/345 , G06F9/3885 , G06F9/3897 , G06F15/7867 , G06F15/8015
Abstract: 本发明提供了一种可重配置电路,其包括:第一算术单元,其对第一输入数据和第二输入数据执行加法或减法,并输出输出数据;以及第一选择器,其选择所述第一算术单元的输出数据或第三输入数据,并且将所述选择的那个作为所述第一输入数据输出到所述第一算术单元。
-
公开(公告)号:CN102415054A
公开(公告)日:2012-04-11
申请号:CN200980159059.2
申请日:2009-05-11
Applicant: 富士通株式会社
IPC: H04L12/28
CPC classification number: H04L45/18
Abstract: 第1节点装置从第1端口发送第1帧,将判别第1端口的信息和识别第1帧的第1识别信息建立对应关系地保存为循环检测信息,从第2节点装置接收第2帧。在识别第2帧的第2识别信息与第1识别信息一致的情况下,第1节点装置对与第2帧的目的地节点装置建立了对应关系而保存的端口状态信息进行更新,设为不可从第1端口进行发送。并且,根据更新后的信息,第1节点装置选择可发送的第2端口来发送第2帧。
-
-