-
公开(公告)号:CN119316742A
公开(公告)日:2025-01-14
申请号:CN202411485732.4
申请日:2024-10-23
Applicant: 安徽大学
IPC: H04N25/772 , H04N25/78
Abstract: 本发明涉及CMOS图像传感器设计技术领域,具体涉及用于CIS的两步式差分全并行ADC电路、模块。本发明提供了用于CIS的两步式差分全并行ADC电路,包括:粗量化发生部、细量化发生部、比较器部、存储电容部、量化开关部、逻辑控制部、信号处理部、计数器部、加法器部。本发明采用两步式列级差分全并行处理,将11bit量化过程分解成并行的5bit粗量化和6bit细量化,能够有效缩短整体的量化时间,提高ADC的数据量化速率。本发明解决了传统SS ADC量化时间长、转换速度低从而限制CMOS图像传感器帧频的问题。