一种任意三节点翻转完全自恢复的锁存器

    公开(公告)号:CN109905117A

    公开(公告)日:2019-06-18

    申请号:CN201910218107.6

    申请日:2019-03-21

    Applicant: 安徽大学

    Abstract: 本发明涉及一种任意三节点翻转完全自恢复的锁存器,包括环形存储模块和六个传输门;所述环形存储模块由十二个三输入C单元组成,即第一C单元CE1、第二C单元CE2、第三C单元CE3、第四C单元CE4、第五C单元CE5、第六C单元CE6、第七C单元CE7、第八C单元CE8、第九C单元CE9、第十C单元CE10、第十一C单元CE11和第十二C单元CE12;所述六个传输门包括第一传输门TG1、第二传输门TG2、第三传输门TG3、第四传输门TG4、第五传输门TG5和第六传输门TG6。本发明提高了锁存器电路的可靠性,提供了三个同构变体锁存器,具备同样的可靠性;在锁存器输入端和输出端要求具有同向逻辑值的情况下,本发明提供的锁存器未增加面积开销。

    一种N-1级故障过滤表决器

    公开(公告)号:CN110518904A

    公开(公告)日:2019-11-29

    申请号:CN201910702101.6

    申请日:2019-07-31

    Applicant: 安徽大学

    Abstract: 本发明涉及一种发明提供的N-1级故障过滤表决器,所述N为表决器输入端的个数,表决器包含N-1级,各个被表决电路的输出端一一和表决器的输入端相连;该表决器共有N个输入端,并且这些输入端当中有2个为原输入端,记作IN1和INn,有N-2个为新输入端,记作IN3,IN4,…,和INn-1,n的取值范围为大于1的自然数。该表决器及其同构表决器都存在异构表决器,并且这些表决器都具有多级故障过滤功能,它们连同被表决的电路模块一起能够分别容忍任意N-1或N-2个节点同时发生的翻转。不仅实现了容忍任意N-1或N-2个节点的翻转,而且传输延迟和面积开销更低。当输入端连接具有单节点翻转自恢复功能的电路模块时,这些表决器能够容忍任意N个节点发生的同时翻转。

    一种任意三节点翻转完全自恢复的锁存器

    公开(公告)号:CN109905117B

    公开(公告)日:2022-10-14

    申请号:CN201910218107.6

    申请日:2019-03-21

    Applicant: 安徽大学

    Abstract: 本发明涉及一种任意三节点翻转完全自恢复的锁存器,包括环形存储模块和六个传输门;所述环形存储模块由十二个三输入C单元组成,即第一C单元CE1、第二C单元CE2、第三C单元CE3、第四C单元CE4、第五C单元CE5、第六C单元CE6、第七C单元CE7、第八C单元CE8、第九C单元CE9、第十C单元CE10、第十一C单元CE11和第十二C单元CE12;所述六个传输门包括第一传输门TG1、第二传输门TG2、第三传输门TG3、第四传输门TG4、第五传输门TG5和第六传输门TG6。本发明提高了锁存器电路的可靠性,提供了三个同构变体锁存器,具备同样的可靠性;在锁存器输入端和输出端要求具有同向逻辑值的情况下,本发明提供的锁存器未增加面积开销。

Patent Agency Ranking