一种具有低交流阻抗的中心抽头片上变压器

    公开(公告)号:CN118039324A

    公开(公告)日:2024-05-14

    申请号:CN202310798000.X

    申请日:2023-06-30

    Abstract: 本发明提供了一种具有低交流阻抗的中心抽头片上变压器,包括中心抽头、初级线圈和次级线圈;所述次级线圈与所述初级线圈通过介质层间隔设置;所述中心抽头与所述初级线圈电连接,所述中心抽头包括电源线、电容单元和地线;其中,所述电源线与所述电容单元的一端电连接,所述地线与所述电容单元的另一端电连接。本发明提供的具有低交流阻抗的中心抽头片上变压器降低了中心抽头处的阻抗,减少了电源线产生的寄生电感,提高了变压器的性能。

    用于时间数字转换器的时域仲裁器及其失调仿真方法

    公开(公告)号:CN119743146A

    公开(公告)日:2025-04-01

    申请号:CN202411699986.6

    申请日:2024-11-26

    Abstract: 本发明属于集成电路技术领域,具体为一种用于时间数字转换器的时域仲裁器及其失调仿真方法。本发明时域仲裁器用于比较输入信号D和输入信号CLK边沿到来的先后顺序,其结构由时域比较器、SR锁存器构成;输入信号D和CLK经过或门产生复位信号RST;时域比较器为对称结构,可有效解决系统性失调问题;并且,通过调整输入信号的延迟差,根据蒙特卡洛仿真结果得到的输出的概率分布,即可推出时域仲裁器的输入时间失调,从而能够有效评估时域仲裁器的随机失调所带来的影响。

    一种基于脉冲整形的大环路带宽锁相环

    公开(公告)号:CN119743140A

    公开(公告)日:2025-04-01

    申请号:CN202411699873.6

    申请日:2024-11-26

    Abstract: 本发明属于集成电路技术领域,具体为一种基于脉冲整形的大环路带宽锁相环。本发明锁相环包括数字时间转换器、时间数字转换器、脉冲整形器、比例‑积分型振荡器、多模分频器、脉冲发生器、DSM调制器、LMS校准器、独热码‑二进制码转换器、积分滤波器;在基于环形振荡器或者LC型振荡器的锁相环中,振荡器由于固有存在恶劣的相位噪声,需要大的环路带宽来抑制振荡器的相位噪声。本发明使用数字时间转换器模块降低DSM噪声,同时配合脉冲发生器和脉冲整形器拓展环路带宽,解决了传统type‑II型锁相环中在环路带宽超过0.1倍参考时钟频率时的稳定性问题,以及锁相环路带宽设计的矛盾,实现整体锁相环低噪声的输出。

    一种超低电源电压的带隙基准源

    公开(公告)号:CN101859160B

    公开(公告)日:2012-05-30

    申请号:CN201010202323.0

    申请日:2010-06-17

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种超低电源电压的带隙基准源。该带隙基准源由亚阈值管M1和亚阈值管M2,低电压运放,若干分压电阻,电流镜M3、M4、M5和输出电阻R6组成;本发明利用工作在亚阈值区的MOSFET的温度特性以及其两端低电压的特性,配合低电压运放,实现在超低电源电压(<0.6V)下提供基准电压。该基准的输出电压与输出端的电阻有关,因此是可配置的。随着集成电路的工艺发展,其电源电压也不断降低。本发明非常适合于未来先进工艺的集成电路。

    一种分隔直流交流通路的循环电流跨导运算放大器

    公开(公告)号:CN101860334A

    公开(公告)日:2010-10-13

    申请号:CN201010202321.1

    申请日:2010-06-17

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种分隔直流交流通路的循环电流跨导运算放大器。该跨导运算放大器包括输入对管、交叉耦合电流镜、直流通路以及直流电流源;通过交叉耦合电流镜放大循环电流,并用直流通路分隔循环电流的直流信号和交流信号通路。本发明通过交叉耦合的方法使两路差分信号产生的小信号电流能够以正确的相位相加,并且通过引入额外的直流通路,消除了直流电流对于交叉耦合电流镜尺寸的限制,使电流镜能将循环电流放大由设计者设定的任意倍数。本发明在功耗不变的情况下,提高了跨导运算放大器的跨导,因而在负载不变的情况下,提高了单位增益带宽、增益和压摆率。

    一种直接变频发射机中载波泄漏消除的方法

    公开(公告)号:CN102255837A

    公开(公告)日:2011-11-23

    申请号:CN201010606804.8

    申请日:2010-12-27

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体涉及直接变频发射机中载波泄漏的消除方法。该方法是一种估算最优补偿值的方法,包括一个数据收集分析反馈系统,该系统由数据采集模块、校准数据产生模块、待测模块以及数据计算模块等部分组成。在补偿过程中,本发明采用两点估算、联合检测的方法,能同时补偿同相和正交两路差分信号之间的直流偏移,使整个载波泄漏校准的周期相较于传统的遍历法大为缩小。该方法不仅可以大大缩短整个系统校准的时间,降低系统的复杂度,还可以有效的降低系统功耗,提高系统在校准模式下运行的效率。

    一种超低电源电压的带隙基准源

    公开(公告)号:CN101859160A

    公开(公告)日:2010-10-13

    申请号:CN201010202323.0

    申请日:2010-06-17

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种超低电源电压的带隙基准源。该带隙基准源由亚阈值管M1和亚阈值管M2,低电压运放,若干分压电阻,电流镜M3、M4、M5和输出电阻R6组成;本发明利用工作在亚阈值区的MOSFET的温度特性以及其两端低电压的特性,配合低电压运放,实现在超低电源电压(<0.6V)下提供基准电压。该基准的输出电压与输出端的电阻有关,因此是可配置的。随着集成电路的工艺发展,其电源电压也不断降低。本发明非常适合于未来先进工艺的集成电路。

    一种多重电感耦合的低噪声放大器电路

    公开(公告)号:CN118590020B

    公开(公告)日:2025-03-04

    申请号:CN202411080564.0

    申请日:2024-08-08

    Abstract: 本发明提供一种多重电感耦合的低噪声放大器电路,包括:主路晶体管、栅极电感、源极电感和漏极电感;主路晶体管的栅极与栅极电感的一端相连,栅极电感的另一端接入信号;主路晶体管的源极与源极电感的一端相连,源极电感的另一端接地;主路晶体管的漏极与漏极电感的一端相连,漏极电感的另一端连接输出模块;栅极电感、源极电感和漏极电感两两之间耦合,以消除主路晶体管产生的噪声。本发明提供的低噪声放大器电路能够通过栅极电感、源极电感和漏极电感两两之间的耦合作用,对主路晶体管产生的噪声进行抵消,并能够在一定程度上增强增益,从而有效降低了低噪声放大器的噪声稀释,解决了如何降低低噪声放大器的噪声系数的问题。

    一种多重电感耦合的低噪声放大器电路

    公开(公告)号:CN118590020A

    公开(公告)日:2024-09-03

    申请号:CN202411080564.0

    申请日:2024-08-08

    Abstract: 本发明提供一种多重电感耦合的低噪声放大器电路,包括:主路晶体管、栅极电感、源极电感和漏极电感;主路晶体管的栅极与栅极电感的一端相连,栅极电感的另一端接入信号;主路晶体管的源极与源极电感的一端相连,源极电感的另一端接地;主路晶体管的漏极与漏极电感的一端相连,漏极电感的另一端连接输出模块;栅极电感、源极电感和漏极电感两两之间耦合,以消除主路晶体管产生的噪声。本发明提供的低噪声放大器电路能够通过栅极电感、源极电感和漏极电感两两之间的耦合作用,对主路晶体管产生的噪声进行抵消,并能够在一定程度上增强增益,从而有效降低了低噪声放大器的噪声稀释,解决了如何降低低噪声放大器的噪声系数的问题。

    一种分隔直流交流通路的循环电流跨导运算放大器

    公开(公告)号:CN101860334B

    公开(公告)日:2012-10-17

    申请号:CN201010202321.1

    申请日:2010-06-17

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种分隔直流交流通路的循环电流跨导运算放大器。该跨导运算放大器包括输入对管、交叉耦合电流镜、直流通路以及直流电流源;通过交叉耦合电流镜放大循环电流,并用直流通路分隔循环电流的直流信号和交流信号通路。本发明通过交叉耦合的方法使两路差分信号产生的小信号电流能够以正确的相位相加,并且通过引入额外的直流通路,消除了直流电流对于交叉耦合电流镜尺寸的限制,使电流镜能将循环电流放大由设计者设定的任意倍数。本发明在功耗不变的情况下,提高了跨导运算放大器的跨导,因而在负载不变的情况下,提高了单位增益带宽、增益和压摆率。

Patent Agency Ranking