-
公开(公告)号:CN115185483A
公开(公告)日:2022-10-14
申请号:CN202210890301.0
申请日:2022-07-27
Applicant: 复旦大学
Abstract: 本发明提供一种基于动态锁存比较器的多比特CMOS数模混合累加器,采用N个相同的多输入改进型动态锁存比较器以及或门来实现2N位二进制输入、N位二进制输出的累加运算,其中每个多输入改进型动态锁存比较器包含有两组、2N对输入晶体管,因此能够实现两侧2N位数字信号的输入及累加,避免了ADC使用及其转换过程中的非理想性,从而大大减小了运算的误差。同时,由于累加过程中避免了数字信号‑模拟信号‑数字信号的转换过程,直接实现了数字信号‑数字信号的累加过程,提升了运算速度,并降低了运算的能耗,从而提升了运算的能效。该比较器还采用了Charge Steering设计,在尾电流MOS管处增加了一个电容及开关管,从而大大减小了该比较器的功耗。
-
公开(公告)号:CN115329714A
公开(公告)日:2022-11-11
申请号:CN202210845752.2
申请日:2022-07-19
Applicant: 复旦大学
IPC: G06F30/3947 , G06F30/398
Abstract: 本发明提供一种数模混合集成电路敏捷设计方法以及装置,采用数字集成电路自动化设计流程的方式设计数模混合集成电路。效仿数字集成电路标准单元库的思想,根据模拟集成电路行为级功能对其进行单元化,并针对模拟单元电路不同的性能指标进行原理图和版图设计,建立模拟单元库。通过调用单元库里的电路模块辅助电路前端设计,在物理综合过程中,基于模拟单元库和数字标准单元库,利用常见的数字布局布线工具实现布局布线的自动化,用以解决现有技术中模拟集成电路版图设计过程中迭代优化效率低且数字后端软件难以兼容模拟集成电路后端设计的问题。
-