两步式高速动态时间数字转换器

    公开(公告)号:CN111025884B

    公开(公告)日:2021-10-26

    申请号:CN201911246233.9

    申请日:2019-12-08

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为两步式高速动态时间数字转换器。本发明时间数字转换器由粗调时间数字转换器、动态时间放大器、细调时间数字转换器以及解码器组成;动态时间放大器由时间电压转换器和电压时间转换器组成;用以实现时间‑电压‑时间转换的过程,由粗调时间数字转换器产生的余量误差经过时间电压转换器后产生电压信号,再将电压信号输入至电压时间转换器,产生放大的输出时间信号;动态时间放大器具有稳定增益特性,可以达到高线性度;本发明的时间数字转换器可以实现一种流水线架构,并节省静态电流的产生,达到更快的转换速度和低电路消耗功率;校正电路只需要针对时间放大器增益进行一次校正,简化了电路的复杂度。

    两步式高速动态时间数字转换器

    公开(公告)号:CN111025884A

    公开(公告)日:2020-04-17

    申请号:CN201911246233.9

    申请日:2019-12-08

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为两步式高速动态时间数字转换器。本发明时间数字转换器由粗调时间数字转换器、动态时间放大器、细调时间数字转换器以及解码器组成;动态时间放大器由时间电压转换器和电压时间转换器组成;用以实现时间-电压-时间转换的过程,由粗调时间数字转换器产生的余量误差经过时间电压转换器后产生电压信号,再将电压信号输入至电压时间转换器,产生放大的输出时间信号;动态时间放大器具有稳定增益特性,可以达到高线性度;本发明的时间数字转换器可以实现一种流水线架构,并节省静态电流的产生,达到更快的转换速度和低电路消耗功率;校正电路只需要针对时间放大器增益进行一次校正,简化了电路的复杂度。

    一种具有高精度时间数字转换器的倍数延迟锁相环

    公开(公告)号:CN110212912A

    公开(公告)日:2019-09-06

    申请号:CN201910491555.3

    申请日:2019-06-06

    Applicant: 复旦大学

    Abstract: 本发明公开一种具有高精度时间数字转换器的倍数延迟锁相环,包含时间数字转换器处理模块、数模转换器、压控振荡器、分频器、数字控制电路和数据选择器,时间数字转换器处理模块设有依次相连的粗调时间数字转换器、数字时间转换器、减法器和脉冲缩小型时间数字转换器。本发明将高精度时间数字转换器模块应用于倍数延迟锁相环中,通过采样-提取-采样的方式,提高时间数字转换器的精度来改善量化噪声;使用脉冲缩小型时间数字转换器可省略时间放大器的使用以及上升和下降沿的撷取,直接将相位差输入至脉冲缩小型时间数字转换器进行第二次采样,不需要额外使用时间放大器将相位差放大,改善时间数字转换模块的线性度以及其输入范围。

    低功耗时间数字转换器
    4.
    发明授权

    公开(公告)号:CN110174834B

    公开(公告)日:2020-12-25

    申请号:CN201910467046.7

    申请日:2019-05-31

    Applicant: 复旦大学

    Abstract: 本发明涉及一种低功耗时间数字转换器,包含预放大器、逐次逼近寄存器型的模拟数字转换器,输入伪差分形式的信号至预放大器;通过预放大器的相位频率侦测器、反相器、N型MOS电容组成的被动放大器以及源极跟随器,将输入的时域信号分别转成电压信号并放大,最后一起输入至逐次逼近寄存器型的模拟数字转换器转换成数字信号。本发明使用N型MOS电容组成的被动放大器,可提升时间数字转换器精度。反相器在输入信号采样结束后关闭,以及源极跟随器在还原状态时关闭,两种机制皆可以为低功耗时间数字转换器避免不必要的功率消耗,以达到低功耗的目的。

    一种具有高精度时间数字转换器的倍数延迟锁相环

    公开(公告)号:CN110212912B

    公开(公告)日:2020-07-03

    申请号:CN201910491555.3

    申请日:2019-06-06

    Applicant: 复旦大学

    Abstract: 本发明公开一种具有高精度时间数字转换器的倍数延迟锁相环,包含时间数字转换器处理模块、数模转换器、压控振荡器、分频器、数字控制电路和数据选择器,时间数字转换器处理模块设有依次相连的粗调时间数字转换器、数字时间转换器、减法器和脉冲缩小型时间数字转换器。本发明将高精度时间数字转换器模块应用于倍数延迟锁相环中,通过采样‑提取‑采样的方式,提高时间数字转换器的精度来改善量化噪声;使用脉冲缩小型时间数字转换器可省略时间放大器的使用以及上升和下降沿的撷取,直接将相位差输入至脉冲缩小型时间数字转换器进行第二次采样,不需要额外使用时间放大器将相位差放大,改善时间数字转换模块的线性度以及其输入范围。

    具有离散增益之电压时间转换器

    公开(公告)号:CN111030698B

    公开(公告)日:2023-04-07

    申请号:CN201911246362.8

    申请日:2019-12-08

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为具有离散增益之电压时间转换器。本发明的电压时间转换器的核心架构包括动态时间放大器、校正码生成电路、增益校正电路以及反相器;电压时间转换器基本可以实现高线性度且低功耗的特性,其主要根据输入电压的信号产生两条不同大小的电流,使得负载电容以两个不同的速率放电至地,而当放电电压小于反相器的门槛电压后,反相器由0变为1,两反相器输出之间的相位差即为转换后的时间差;增益校正电路根据校正码生成电路的输出打开或关闭调节两输入电压产生的电流大小,扩大增益可调整的范围并减少固定延时的产生,使电压时间转换器得增益保持稳定,且提高电路的转换速率。

    一种时间数字转换器系统及包含该系统的倍数延迟锁相环

    公开(公告)号:CN110069008B

    公开(公告)日:2020-05-22

    申请号:CN201910355579.6

    申请日:2019-04-29

    Applicant: 复旦大学

    Abstract: 本发明公开了一种时间数字转换器系统及包含该系统的倍数延迟锁相环,该系统包括:第一级时间数字转换器、第一级数字时间转换器、第一级时间放大器、第二级时间数字转换器、第二级数字时间转换器、第二级时间放大器、第三级逐次逼近寄存器型的模拟数字转换器及数字模拟转换器。本发明所提供的时间数字转换器系统及具有降低带内量化噪声的倍数延迟锁相环,使用类似于Delta‑Sigma的联级算法,有效提高应用于倍数延迟锁相环中的时间数字转换器精度,从而降低量化噪声的大小,并改善倍数延迟锁相环杂散的产生。

    具有离散增益之电压时间转换器

    公开(公告)号:CN111030698A

    公开(公告)日:2020-04-17

    申请号:CN201911246362.8

    申请日:2019-12-08

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为具有离散增益之电压时间转换器。本发明的电压时间转换器的核心架构包括动态时间放大器、校正码生成电路、增益校正电路以及反相器;电压时间转换器基本可以实现高线性度且低功耗的特性,其主要根据输入电压的信号产生两条不同大小的电流,使得负载电容以两个不同的速率放电至地,而当放电电压小于反相器的门槛电压后,反相器由0变为1,两反相器输出之间的相位差即为转换后的时间差;增益校正电路根据校正码生成电路的输出打开或关闭调节两输入电压产生的电流大小,扩大增益可调整的范围并减少固定延时的产生,使电压时间转换器得增益保持稳定,且提高电路的转换速率。

    一种数字时钟倍频器
    9.
    发明公开

    公开(公告)号:CN110649922A

    公开(公告)日:2020-01-03

    申请号:CN201911026411.7

    申请日:2019-10-26

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种数字时钟倍频器。本发明的数字时钟倍频器包括:包括若干个级联的二倍频单元,每个二倍频单元由一个占空比恢复电路和一个二倍频器级联而成;占空比恢复电路用于将任意占空比的输入信号恢复至占空比为50%;所述二倍频器:产生50%占空比的输入信号的二倍频信号。本发明通过级联占空比恢复电路和二倍频器,产生输入时钟的多倍频信号。本发明的检测和控制电路均可由标准数字电路实现,可以方便地应用于数字系统或混合信号系统中,提供多个不同频率的时钟。

    具有高线性度的电压时间转换器

    公开(公告)号:CN111010186B

    公开(公告)日:2023-03-07

    申请号:CN201911287833.X

    申请日:2019-12-15

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为具有高线性度的电压时间转换器。本发明电压时间转换器,由两条等比速率的充放电路径组成;每条充放电路径都包含控制开关、以晶体管组成的电流源和反相器。本发明将两路径中其中一条的放电电压节点VOUTP提高大于VDD来改善电压时间转换器的线性度,以及得到更大的输出范围,并使另外一条路径的放电电压节点VOUTN小于VDD来缩小电压时间转换器产生的固定延时,以提高转换速率,藉由控制信号CKS1、CKS2和CKS3的运作来避免额外的功率消耗。此外,本发明使用定电流充放电,以实现稳定的转换增益,并设计一个校正信号Vgain,以避免增益不受工艺、温度以及电源电压影响。

Patent Agency Ranking