一种基于连接方向的可重构容错策略及重构控制器

    公开(公告)号:CN117785567A

    公开(公告)日:2024-03-29

    申请号:CN202410221761.3

    申请日:2024-02-28

    Abstract: 本发明提供一种基于连接方向的可重构容错策略,当与被破坏节点连接的节点数n为偶数时,将n个节点两两配对后彼此相连接;当与被破坏节点连接的节点数n为奇数时,先对其中n‑1个节点两两配对并彼此连接,然后将第n个节点按照可重构容错策略与其他节点相连接。采用本发明,节点出错不需要判断,一旦该节点出错,即可触发通过该策略进行重构。本发明旨在通过一种简单的方法实现系统出错后的硬件连接可重构,保证系统在大规模节点出错依然可以保证连接的完整性和强连通性。

    计算机容错系统及方法
    2.
    发明公开

    公开(公告)号:CN107291580A

    公开(公告)日:2017-10-24

    申请号:CN201710310071.5

    申请日:2017-05-04

    Applicant: 复旦大学

    CPC classification number: G06F11/2038 G06F11/0757

    Abstract: 本发明实施例提供计算机容错系统及方法,在一个实施例中,所述计算机容错系统包括:多个容错单元,每个容错单元与至少一个相邻的容错单元通信连接形成自动容错网络,其中:所述容错单元包括:任务分配器及出错感知器;每个容错单元的所述出错感知器用于实时监测该容错单元的工作状态是否正常;当检测到任意容错单元工作状态异常时,所述任务分配器发送广播以查找可用的空闲容错单元;当接收到至少一个空闲容错单元对所述广播的响应时,所述任务分配器选择其中一个空闲容错单元并将所述工作状态异常的容错单元的任务分配给所述选择的其中一个空闲容错单元。

    面向复杂卷积神经网络的容错架构及方法

    公开(公告)号:CN112862068A

    公开(公告)日:2021-05-28

    申请号:CN202110053489.9

    申请日:2021-01-15

    Applicant: 复旦大学

    Abstract: 本发明涉及网络数据通信容错技术领域,公开了面向复杂卷积神经网络的容错架构及方法,包括AET的类脑容错架构和卷积神经网络,所述AET的类脑容错架构包括AET簇,所述AET簇包括若干连接在一起的节点,所述卷积神经网络的卷基层、池化层和全连接层以链状的结构映射到不同的所述节点上,构成链状映射节点,无映射关系的节点作为空闲节点,在有映射关系节点出错时,由与其距离接近的空闲节点接替进行运算以及通信任务;该架构在出现错误节点的时候,由旁边的空闲节点进行替补,避免寻找空闲节点进行数据传输过多导致的数据延迟,可以快速完成空闲节点到映射节点的替补,形成新的连接架构,保证网络的时序稳定,以更高效率完成数据通讯通信。

    容错架构构架系统与容错架构控制方法

    公开(公告)号:CN112702285A

    公开(公告)日:2021-04-23

    申请号:CN202110003217.8

    申请日:2021-01-04

    Applicant: 复旦大学

    Abstract: 本发明公开了容错架构构架系统与容错架构控制方法,包括处理核心单元和外设单元,所述处理核心单元用于进行本地计算,所述外设单元用于进行全局通信和系统控制,所述处理核心单元包括至少两个AET细胞簇,所述AET细胞簇包括一个中心AET单元和三个外围AET单元,所述中心AET单元和外围AET单元的网络结构均相同,所述AET细胞簇的中心AET单元与三个所述外围AET单元均以120°的夹角相连接;至少两个所述AET细胞簇中的每个所述AET单元均包括三条通讯链路,所述处理核心单元配置有连接策略,所述连接策略包括使不同的AET细胞簇中的外围AET单元之间相互连接。本发明提供了一种容错架构构架系统与容错架构控制方法,该容错架构具有可伸缩、高度可靠和灵活的网络结构。

    适用于大规模并行计算的节点间容错通信系统及通信方法

    公开(公告)号:CN113382431A

    公开(公告)日:2021-09-10

    申请号:CN202110666592.0

    申请日:2021-06-16

    Applicant: 复旦大学

    Abstract: 本发明公开了一种适用于大规模并行计算的节点间容错通信系统及通信方法,通信系统包括若干相互连接的AET簇、若干交叉开关组和交叉开关控制器,所述AET簇内包括若干个节点,所述节点包括通信模块和计算模块,分别用于进行数据通讯交互和数据计算处理;所述交叉开关组包括若干组输入信号端和输出信号端,分别用于连接不同节点的信号输出端和信号输出端以建立不同节点之间的信号连接,所有节点和所有交叉开关组均与交叉开关控制器相连接,所述交叉开关控制器用于接收每个节点的状态参数信息并向交叉开关组发送指令信息以改变节点之间的连接关系。本发明的通信系统通过设置交叉开关组和交叉开关控制器,减少了数据的冗余,改善了网络堵塞情况。

    基于FPGA的用于提高BCPNN速度的设计方法

    公开(公告)号:CN111882050A

    公开(公告)日:2020-11-03

    申请号:CN202010700170.6

    申请日:2020-07-20

    Abstract: 本发明公开了基于FPGA的用于提高BCPNN速度的设计方法,涉及人工智能技术领域,通过模块化设计,在硬件上对BCPNN中的突触状态的变量、权重以及偏置进行更新;通过查找表,在FPGA上实现指数运算;通过并行算法,对BCPNN中的突触状态的权重及偏置更新过程实现速度提升;通过加法器和乘法器的模块复用,在保持相同计算性能的情况下降低资源开销。本发明提供的方法不仅具有更高的计算性能,同时也具有较高的计算准确度,可有效提高BCPNN的权重及偏置更新速度。

    一种基于连接方向的可重构容错策略及重构控制器

    公开(公告)号:CN117785567B

    公开(公告)日:2024-05-28

    申请号:CN202410221761.3

    申请日:2024-02-28

    Abstract: 本发明提供一种基于连接方向的可重构容错策略,当与被破坏节点连接的节点数n为偶数时,将n个节点两两配对后彼此相连接;当与被破坏节点连接的节点数n为奇数时,先对其中n‑1个节点两两配对并彼此连接,然后将第n个节点按照可重构容错策略与其他节点相连接。采用本发明,节点出错不需要判断,一旦该节点出错,即可触发通过该策略进行重构。本发明旨在通过一种简单的方法实现系统出错后的硬件连接可重构,保证系统在大规模节点出错依然可以保证连接的完整性和强连通性。

    一种基于卷积神经的宏观和微观层面的交易异常检测方法

    公开(公告)号:CN115797071A

    公开(公告)日:2023-03-14

    申请号:CN202310053599.4

    申请日:2023-02-03

    Abstract: 本发明提供一种基于卷积神经的宏观和微观层面的交易异常检测方法,包括有步骤一,在设定采样时间周期内获取时间数据和对应的流量数据,并将获取的流量数据绘制成时间差异折线图;步骤二,使用正常数据占据绝大部分比例的时间信息和对应流量信息的数据集进行训练,并生成正常流量模型;步骤三,依据若干正常流量模型获取不同交易的偏差数据,并通过二分类算法划分超平面,超平面对后续偏差数据进行分类给出正常或异常的分类结果。本发明能够分别从宏观与微观的角度共同检测非法交易行为,提高对全面异常行为的检测判定及对重大事件的感知能力。

    适用于大规模并行计算的节点间容错通信系统及通信方法

    公开(公告)号:CN113382431B

    公开(公告)日:2022-12-13

    申请号:CN202110666592.0

    申请日:2021-06-16

    Applicant: 复旦大学

    Abstract: 本发明公开了一种适用于大规模并行计算的节点间容错通信系统及通信方法,通信系统包括若干相互连接的AET簇、若干交叉开关组和交叉开关控制器,所述AET簇内包括若干个节点,所述节点包括通信模块和计算模块,分别用于进行数据通讯交互和数据计算处理;所述交叉开关组包括若干组输入信号端和输出信号端,分别用于连接不同节点的信号输出端和信号输出端以建立不同节点之间的信号连接,所有节点和所有交叉开关组均与交叉开关控制器相连接,所述交叉开关控制器用于接收每个节点的状态参数信息并向交叉开关组发送指令信息以改变节点之间的连接关系。本发明的通信系统通过设置交叉开关组和交叉开关控制器,减少了数据的冗余,改善了网络堵塞情况。

Patent Agency Ranking