-
公开(公告)号:CN102185473A
公开(公告)日:2011-09-14
申请号:CN201110074785.3
申请日:2011-03-28
Applicant: 复旦大学
IPC: H02M3/07
Abstract: 本发明属于时钟技术领域,具体公开了一种基于标准CMOS工艺的,适用于电荷泵型锁相环电路的低电流失配、低电流变化的电荷泵电路结构。这种电荷泵电路由电流偏置电路、参考电流电路、输出电流电路和放大器构成。本发明利用放大器构成负反馈回路来降低由于输出端电压变化而引起的冲电电流和放电电流的不匹配;利用具有正输出电压系数电流和具有负输出电压系数电流相加,从而达到在输出端电压变化时降低总的冲、放电电流的变化。本发明可有效地降低冲、放电电流的失配以及电流的变化。本发明电路同时具备高速、低功耗以及低噪声的性能。