用于为多通路PCI特快IO互连提供故障保护的方法和装置

    公开(公告)号:CN102541790B

    公开(公告)日:2015-04-22

    申请号:CN201110353120.6

    申请日:2011-11-07

    CPC classification number: G06F11/2005 G06F11/2007 G06F13/4022 G06F2213/0026

    Abstract: 本发明涉及用于为多通路PCI特快IO互连提供线缆冗余性和故障保护的方法和装置。特别地,提供用于为第一PCIE桥与第一输入/输出(IO)设备之间的连接提供故障保护操作的方法和装置。使用第一PCIE桥的第一组通路通过第一链路在第一PCIE桥与第一IO设备之间交换第一组总线位。响应于检测到第一链路中的故障,在PCIE桥端调换第一组通路与第一PCIE桥的第二组通路,以使用第二组通路通过第二链路在第一PCIE桥与第一IO设备之间交换第二组总线位,第二链路连接第二PCIE桥与第二IO设备。响应于检测到第一链路中的故障,利用第二组通路来切换第一组通路,以使用第二组通路通过第二链路在第一PCIE桥与第一IO设备之间交换第二组总线位。

    用于为多通路PCI特快IO互连提供故障保护的方法和装置

    公开(公告)号:CN102541790A

    公开(公告)日:2012-07-04

    申请号:CN201110353120.6

    申请日:2011-11-07

    CPC classification number: G06F11/2005 G06F11/2007 G06F13/4022 G06F2213/0026

    Abstract: 本发明涉及用于为多通路PCI特快IO互连提供线缆冗余性和故障保护的方法和装置。特别地,提供用于为第一PCIE桥与第一输入/输出(IO)设备之间的连接提供故障保护操作的方法和装置。使用第一PCIE桥的第一组通路通过第一链路在第一PCIE桥与第一IO设备之间交换第一组总线位。响应于检测到第一链路中的故障,在PCIE桥端调换第一组通路与第一PCIE桥的第二组通路,以使用第二组通路通过第二链路在第一PCIE桥与第一IO设备之间交换第二组总线位,第二链路连接第二PCIE桥与第二IO设备。响应于检测到第一链路中的故障,利用第二组通路来切换第一组通路,以使用第二组通路通过第二链路在第一PCIE桥与第一IO设备之间交换第二组总线位。

Patent Agency Ranking