-
公开(公告)号:CN113454591A
公开(公告)日:2021-09-28
申请号:CN202080014392.0
申请日:2020-01-23
Applicant: 国际商业机器公司
IPC: G06F9/455
Abstract: 本发明涉及一种向客户机操作系统提供中断信号的方法。总线附接设备从总线连接模块接收具有标识作为处理中断信号的目标处理器的分配给客户机操作系统使用的处理器的中断目标ID的中断信号。总线附接设备使用由存储在与总线附接设备可操作地连接的存储器中的中断表条目提供的中断阻止指示符来检查目标处理器是否被阻止接收中断信号。如果目标处理器未被阻止,总线附接设备将中断信号转发给目标处理器进行处理。用中断目标ID到目标处理器的逻辑处理器ID的转换来直接寻址目标处理器。
-
公开(公告)号:CN104681082A
公开(公告)日:2015-06-03
申请号:CN201410687013.0
申请日:2014-11-25
Applicant: 国际商业机器公司
IPC: G11C11/413
CPC classification number: G06F12/0848 , G06F12/0846 , G11C7/22 , G11C11/419 , G11C2207/2209 , G11C11/413
Abstract: 描述了单端口存储器件中的读和写冲突避免方法及其半导体芯片。将来自第一写操作的第一数据对象划分成第一偶数子数据对象和第一奇数子数据对象。将来自第二写操作的第二数据对象划分成第二偶数子数据对象和第二奇数子数据对象。当第一写操作和第二写操作同时发生时,将第一偶数子数据对象存储到第一单端口存储器件并将第二奇数子数据对象存储到第二单端口存储器件。当第一写操作和第二写操作同时发生时,将第二偶数子数据对象存储到第一单端口存储器件并将第一奇数子数据对象存储到第二单端口存储器件。
-
公开(公告)号:CN113424150A
公开(公告)日:2021-09-21
申请号:CN202080013439.1
申请日:2020-02-03
Applicant: 国际商业机器公司
Abstract: 本发明涉及一种用于向客户操作系统提供中断信号的方法。总线连接模块经由总线附接设备与多个处理器可操作地连接。总线附接设备从总线连接模块之一接收具有中断目标ID的中断信号,该中断目标ID将被分配以由客户操作系统使用的处理器中的一个标识为用于处理中断信号的目标处理器。总线附接设备使用由被存储在与总线附接设备可操作地连接的存储器中的中断表条目提供的运行指示符来检查目标处理器是否正在运行。如果目标处理器正在运行,则总线附接设备将中断信号转发到目标处理器以用于处理。中断目标ID到目标处理器的逻辑处理器ID的转换被用于直接寻址目标处理器。
-
-