-
公开(公告)号:CN116529736A
公开(公告)日:2023-08-01
申请号:CN202180073488.9
申请日:2021-10-19
Applicant: 国际商业机器公司
Inventor: A·潘塔兹 , M·斯坦尼萨维奇 , S·A·沃兹尼亚克 , T·邦斯廷尔 , E·S·埃勒夫塞里奥
IPC: G06N3/063
Abstract: 本公开涉及一种包括第一神经形态神经元装置的集成电路。第一神经形态神经元装置包括输入和具有用于基于包括时间序列的输入数据来执行推断任务的状态变量的累积块。第一神经形态神经元装置可以可切换到第一模式和第二模式。累积块可以被配置为使用第一神经形态神经元装置的当前输入信号和指示该装置的衰减行为的衰减函数来执行对状态变量的调整。状态变量可以取决于第一神经形态神经元装置的先前接收的一个或多个输入信号。
-
公开(公告)号:CN113812092B
公开(公告)日:2025-03-28
申请号:CN202080035331.2
申请日:2020-06-03
Applicant: 国际商业机器公司
IPC: H03M13/00
Abstract: 一种用于对二进制对称不变乘积码进行解码的解码器,包括具有正交第一维和第二维的数据阵列。数据阵列被配置为仅沿第一维访问其中缓冲的二进制对称不变乘积码。解码器还包括用于存储错误位置的错误存储阵列和被配置为检测和校正沿第一维从数据阵列访问的数据中的错误并将沿第二维的错误位置存储在错误存储阵列中的第一校正电路。第一校正电路基于对称不变乘积码的数据对称性确定错误位置。解码器还包括第二校正电路,在第一校正电路接收沿第一维从数据阵列访问的数据之前基于存储在错误存储阵列中的错误位置校正从数据阵列访问的数据。
-
公开(公告)号:CN113812092A
公开(公告)日:2021-12-17
申请号:CN202080035331.2
申请日:2020-06-03
Applicant: 国际商业机器公司
IPC: H03M13/00
Abstract: 一种用于对二进制对称不变乘积码进行解码的解码器,包括具有正交第一维和第二维的数据阵列。数据阵列被配置为仅沿第一维访问其中缓冲的二进制对称不变乘积码。解码器还包括用于存储错误位置的错误存储阵列和被配置为检测和校正沿第一维从数据阵列访问的数据中的错误并将沿第二维的错误位置存储在错误存储阵列中的第一校正电路。第一校正电路基于对称不变乘积码的数据对称性确定错误位置。解码器还包括第二校正电路,在第一校正电路接收沿第一维从数据阵列访问的数据之前基于存储在错误存储阵列中的错误位置校正从数据阵列访问的数据。
-
-