-
公开(公告)号:CN115908518B
公开(公告)日:2023-05-09
申请号:CN202310023917.2
申请日:2023-01-09
Applicant: 四川赛狄信息技术股份公司
Abstract: 本发明公开了一种多传感图像融合方法及系统,包括:根据低光照下的可见光图像,获取与可见光图像配准的红外图像,并获取可见光图像的衍生增强图像;采用小波变换法分别对可见光图像、红外图像和衍生增强图像进行多尺度变换,分别得到三类图像的低频子带和高频子带;采用平均权重策略对可见光图像的低频子带、红外图像的低频子带和衍生增强图像的低频子带进行融合,得到第一融合结果;采用双路深度神经网络对可见光图像的高频子带、红外图像的高频子带和衍生增强图像的高频子带进行融合,得到第二融合结果;采用小波逆变换法对第一融合结果和第二融合结果进行拟变换,得到最终融合图像结果。本发明能够很好地解决低光照的图像融合效果差的问题。
-
公开(公告)号:CN114485264B
公开(公告)日:2022-06-24
申请号:CN202210408157.2
申请日:2022-04-19
Applicant: 四川赛狄信息技术股份公司
IPC: F41F1/00
Abstract: 本发明公开了一种筒装导弹发射的点火控制方法及系统,在导弹点火前先采集筒装导弹发射的开关量信号,根据开关量信号判断是否满足点火条件,在满足点火条件的状态下才触发点火,避免在导弹准备状态不达标的情形下就触发点火,保证导弹的响应速度和可靠性;以导弹发射的预备状态(在位状态、导弹上电状态、远程发控的连接状态)、密封罩内温湿度环境状态和唯一点火命令来保证导弹发射过程的导弹的响应速度和状态及其稳定性,提高导弹安全性。
-
公开(公告)号:CN114485264A
公开(公告)日:2022-05-13
申请号:CN202210408157.2
申请日:2022-04-19
Applicant: 四川赛狄信息技术股份公司
IPC: F41F1/00
Abstract: 本发明公开了一种筒装导弹发射的点火控制方法及系统,在导弹点火前先采集筒装导弹发射的开关量信号,根据开关量信号判断是否满足点火条件,在满足点火条件的状态下才触发点火,避免在导弹准备状态不达标的情形下就触发点火,保证导弹的响应速度和可靠性;以导弹发射的预备状态(在位状态、导弹上电状态、远程发控的连接状态)、密封罩内温湿度环境状态和唯一点火命令来保证导弹发射过程的导弹的响应速度和状态及其稳定性,提高导弹安全性。
-
公开(公告)号:CN113242391B
公开(公告)日:2021-11-02
申请号:CN202110776945.2
申请日:2021-07-09
Applicant: 四川赛狄信息技术股份公司
Abstract: 本发明公开了一种视频处理板、视频处理方法及视频处理平台,包括DSP组件和FPGA,所述DSP组件与所述FPGA通信连接,所述FPGA设置有Camera‑link视频输入接口和Camera‑link复合视频输出接口,所述DSP组件包括第一DSP和第二DSP,所述第一DSP和所述第二DSP通信连接;一种视频处理平台,包括:调试底板、第一视频处理板和第二视频处理板,所述第一视频处理板和所述第二视频处理板均与所述调试底板电连接,且所述第一视频处理板和所述第二视频处理板之间通过所述调试底板通信;本发明通过在视频处理板中设置两个可并行处理的DSP,并通过FPGA协同两个DSP工作,实现原始视频电信号输入、视频数据分析处理、复合视频输出及通讯收发等功能,使得视频处理速率更高,视频输出质量更稳定。
-
公开(公告)号:CN114938433B
公开(公告)日:2022-10-11
申请号:CN202210873804.7
申请日:2022-07-25
Applicant: 四川赛狄信息技术股份公司
IPC: H04N5/278
Abstract: 本发明公开了基于FPGA的视频图像处理方法、系统、终端及介质,涉及视频处理技术领域,其技术方案要点是:将接收的原始图像数据转化成一路8bit图像数据以及一路14bit图像数据;依据8bit图像数据和14bit图像数据进行目标跟踪分析,得到字符叠加命令;从当前时刻的字符叠加命令中筛选出不同于上一时刻的字符叠加命令的实时叠加信息;依据实时叠加信息对上一时刻中所保存的相应历史叠加执行信息进行替换,得到当前时刻的实时叠加执行信息;依据实时叠加执行信息在8bit图像数据中的图像特定区域叠加波门、十字线或字符,得到可输出的叠加图像数据。本发明有效降低了视频图像处理过程中的延迟,视频图像处理效率高。
-
公开(公告)号:CN114938433A
公开(公告)日:2022-08-23
申请号:CN202210873804.7
申请日:2022-07-25
Applicant: 四川赛狄信息技术股份公司
IPC: H04N5/278
Abstract: 本发明公开了基于FPGA的视频图像处理方法、系统、终端及介质,涉及视频处理技术领域,其技术方案要点是:将接收的原始图像数据转化成一路8bit图像数据以及一路14bit图像数据;依据8bit图像数据和14bit图像数据进行目标跟踪分析,得到字符叠加命令;从当前时刻的字符叠加命令中筛选出不同于上一时刻的字符叠加命令的实时叠加信息;依据实时叠加信息对上一时刻中所保存的相应历史叠加执行信息进行替换,得到当前时刻的实时叠加执行信息;依据实时叠加执行信息在8bit图像数据中的图像特定区域叠加波门、十字线或字符,得到可输出的叠加图像数据。本发明有效降低了视频图像处理过程中的延迟,视频图像处理效率高。
-
公开(公告)号:CN113437985A
公开(公告)日:2021-09-24
申请号:CN202110718487.7
申请日:2021-06-28
Applicant: 四川赛狄信息技术股份公司
IPC: H04B1/16 , G01S7/292 , G01S7/32 , H04N5/44 , H04N21/426
Abstract: 本发明公开了一种L波段机载接收机,涉及雷达接收机,解决了接收机在L波段下的弊端。本发明包括接入本振输入信号和射频输入信号的接收机,接收机包括接收变频通道和视频处理器;所述接收变频通道接入射频输入信号输出变频后的射频输入信号,变频至中频的射频输入信号经检波得到视频信号,视频处理器接入视频信号AD采样,视频处理器还用于AGC控制和通道频率控制接收变频通道;视频处理器输出数字信号至FPGA处理。本发明采用数字化、模块化设计,更便于监测信号数据通道与自动化处理,便于载入机载雷达的数据诊断与数据分析系统,对各个环节均进行数字化控制和系统监测,方便管理和数据分析,完成与外部中央处理器的信息交互。
-
公开(公告)号:CN115908518A
公开(公告)日:2023-04-04
申请号:CN202310023917.2
申请日:2023-01-09
Applicant: 四川赛狄信息技术股份公司
Abstract: 本发明公开了一种多传感图像融合方法及系统,包括:根据低光照下的可见光图像,获取与可见光图像配准的红外图像,并获取可见光图像的衍生增强图像;采用小波变换法分别对可见光图像、红外图像和衍生增强图像进行多尺度变换,分别得到三类图像的低频子带和高频子带;采用平均权重策略对可见光图像的低频子带、红外图像的低频子带和衍生增强图像的低频子带进行融合,得到第一融合结果;采用双路深度神经网络对可见光图像的高频子带、红外图像的高频子带和衍生增强图像的高频子带进行融合,得到第二融合结果;采用小波逆变换法对第一融合结果和第二融合结果进行拟变换,得到最终融合图像结果。本发明能够很好地解决低光照的图像融合效果差的问题。
-
公开(公告)号:CN113437985B
公开(公告)日:2022-06-17
申请号:CN202110718487.7
申请日:2021-06-28
Applicant: 四川赛狄信息技术股份公司
IPC: H04B1/16 , G01S7/292 , G01S7/32 , H04N5/44 , H04N21/426
Abstract: 本发明公开了一种L波段机载接收机,涉及雷达接收机,解决了接收机在L波段下的弊端。本发明包括接入本振输入信号和射频输入信号的接收机,接收机包括接收变频通道和视频处理器;所述接收变频通道接入射频输入信号输出变频后的射频输入信号,变频至中频的射频输入信号经检波得到视频信号,视频处理器接入视频信号AD采样,视频处理器还用于AGC控制和通道频率控制接收变频通道;视频处理器输出数字信号至FPGA处理。本发明采用数字化、模块化设计,更便于监测信号数据通道与自动化处理,便于载入机载雷达的数据诊断与数据分析系统,对各个环节均进行数字化控制和系统监测,方便管理和数据分析,完成与外部中央处理器的信息交互。
-
公开(公告)号:CN113242391A
公开(公告)日:2021-08-10
申请号:CN202110776945.2
申请日:2021-07-09
Applicant: 四川赛狄信息技术股份公司
Abstract: 本发明公开了一种视频处理板、视频处理方法及视频处理平台,包括DSP组件和FPGA,所述DSP组件与所述FPGA通信连接,所述FPGA设置有Camera‑link视频输入接口和Camera‑link复合视频输出接口,所述DSP组件包括第一DSP和第二DSP,所述第一DSP和所述第二DSP通信连接;一种视频处理平台,包括:调试底板、第一视频处理板和第二视频处理板,所述第一视频处理板和所述第二视频处理板均与所述调试底板电连接,且所述第一视频处理板和所述第二视频处理板之间通过所述调试底板通信;本发明通过在视频处理板中设置两个可并行处理的DSP,并通过FPGA协同两个DSP工作,实现原始视频电信号输入、视频数据分析处理、复合视频输出及通讯收发等功能,使得视频处理速率更高,视频输出质量更稳定。
-
-
-
-
-
-
-
-
-