一种面向轻量级分组密码算法的可重构阵列单元及阵列

    公开(公告)号:CN112613080A

    公开(公告)日:2021-04-06

    申请号:CN202011486285.6

    申请日:2020-12-16

    Abstract: 本发明提供一种面向轻量级分组密码算法的可重构阵列单元及阵列,涉及集成电路领域,包括:逻辑单元LOU、S盒查找表单元LUT、算数单元AU、置换单元PU、移位单元SU和有限域乘法单元GU、多路复用器MUX、寄存器REG;所述逻辑单元LOU、S盒查找表单元LUT、算数单元AU、置换单元PU、移位单元SU和有限域乘法单元GU接收16bit数据输入在上述单元相应运算完成后,将各功能单元运算输出传输至多路复用器MUX,并通过寄存器REG完成重构密码数据输出,解决了现有技术中的密码处理器芯片采用专用集成电路的ASIC实现方式灵活性和扩展性很差;采用指令集结构微处理器ISAP实现方式能量效率低的技术问题。

    一种用于双线性对的四输入FIOS模乘算法及架构设计

    公开(公告)号:CN113190211A

    公开(公告)日:2021-07-30

    申请号:CN202110543086.2

    申请日:2021-05-19

    Inventor: 黄海 孙铭玮 徐江

    Abstract: 本发明提供一种用于双线性对的四输入FIOS模乘算法及架构设计,涉及高性能标识密码硬件设计技术领域,包括:四输入FIOS模乘算法根据双线性对中二次扩域乘法运算的特点对原始FIOS模乘算法进行改进,通过对约减的合并减少了冗余计算,对四输入FIOS模乘算计算步骤进行并行排布减少计算所需周期,设计适合四输入FIOS模乘算的结构完成二次扩域下(A·B+C·D)modN的模乘运算,在计算256位模乘且操作位宽为64位时,仅需33个周期,最大运算速率达2.0Ghz,耗时16.5ns即可完成,解决了现有技术中的双线性对运算慢;通过减少二次扩域模乘实现的硬件消耗资源,减少了时钟周期,达到更短时间完成双线性对中的模乘运算,最终得以快速实现双线性对运算的目的。

Patent Agency Ranking