一种实时的容错的多处理器系统结构模型

    公开(公告)号:CN108595366A

    公开(公告)日:2018-09-28

    申请号:CN201810338577.1

    申请日:2018-04-16

    Inventor: 季振洲 吴振

    Abstract: 本文结合实时容错的多处理器系统体系结构的需求,根据实时系统要确保所有任务在截止期限之前正确的完成的需要,以及针对传统的实时调度通过启发式算法利用软件完成,其性能与效率较低,对于多处理器实时系统的容错能力差的缺点。将实时任务分解为线性不相关的子任务,提出一种实时的容错的多处理器系统结构模型,对于实时系统进行优化,采用了中心型的调度硬件模型,并且采用了任务冗余方案来实现容错能力。本发明在处理器的任务拒绝率、多处理器运行时间分配偏差比例以及最早完成时间三个优化参数明显优于传统方法,而且适应度高,满足多方面的需要。

Patent Agency Ranking