一种运动估计方法和应用该方法的运动估计电路

    公开(公告)号:CN1256686C

    公开(公告)日:2006-05-17

    申请号:CN200410043874.1

    申请日:2004-09-15

    Inventor: 何卫锋 毛志刚

    Abstract: 本发明公开一种基于FSBM算法的运动估计方法及运动估计电路——一种运动估计方法和应用该方法的运动估计电路。步骤:(1)初始化阶段(101)。进行像素数据的输入。(2)中间数据组织阶段(102)。(3)运动向量计算阶段(103)。(4)运动向量值输出阶段(104)。利用该算法描述的输入数据流进行MAD计算,非常有利于电路比较、判别、找到和输出运动向量,有利于降低电路的复杂性。电路将上述的二维算法映射为脉动阵列结构,将l映射成(PE)阵列,先前帧数据有两套输入总线,(Y1)和(Y2)。它们通过多路选择器单元将数据送到(PE)单元。当前帧中的当前参考块数据要被预装到(PE)中的(RA)寄存器组中。本发明克服了已有技术的运动估计电路硬件利用率低、电路规模大的缺陷。

    一种运动估计方法和应用该方法的运动估计电路

    公开(公告)号:CN1599461A

    公开(公告)日:2005-03-23

    申请号:CN200410043874.1

    申请日:2004-09-15

    Inventor: 何卫锋 毛志刚

    Abstract: 本发明公开一种基于FSBM算法的运动估计方法及运动估计电路——一种运动估计方法和应用该方法的运动估计电路。步骤:(1)初始化阶段(101)。进行像素数据的输入。(2)中间数据组织阶段(102)。(3)运动向量计算阶段(103)。(4)运动向量值输出阶段(104)。利用该算法描述的输入数据流进行MAD计算,非常有利于电路比较、判别、找到和输出运动向量,有利于降低电路的复杂性。电路将上述的二维算法映射为脉动阵列结构,将l映射成(PE)阵列,先前帧数据有两套输入总线,(Y1)和(Y2)。它们通过多路选择器单元将数据送到(PE)单元。当前帧中的当前参考块数据要被预装到(PE)中的(RA)寄存器组中。本发明克服了已有技术的运动估计电路硬件利用率低、电路规模大的缺陷。

    一种基于CORDIC单元的阵列式可重构DSP引擎芯片结构

    公开(公告)号:CN1564125A

    公开(公告)日:2005-01-12

    申请号:CN200410013670.3

    申请日:2004-04-09

    Inventor: 杨宇 毛志刚

    Abstract: 本发明公开一种以CORDIC算法为核心的粗颗粒度基本单元组成的可重构(硬件可编程)阵列式芯片内部结构。排成阵列的若干个可重构处理单元(1)之间设置有互连总线(2),纵向的互连总线(2-1)与横向的互连总线(2-2)通过可重构开关网络(3)互相连接,(1)通过基本单元数据线(4)纵向相连接,(4)与横向的(2)通过(3)相连接,横向相邻的(1)的同一级流水中的加法器与相对应位置的加法器、移位器与相对应位置的移位器、累加器与累加器、寄存器与相对应位置的寄存器之间分别通过包括有控制开关(5)的互连线(7)相连接。使用COROIC算法的(1)自身具有很强的可重构性,能够高效地实现相当广泛的DSP类算法,而且结构简单规则,易于实现模块化,非常适合作为可重构芯片的核心单元。

Patent Agency Ranking