用于低功率半导体芯片布局方法以及低功率半导体芯片

    公开(公告)号:CN102339345B

    公开(公告)日:2015-04-01

    申请号:CN201110165758.7

    申请日:2011-06-16

    CPC classification number: G06F17/5068 G06F17/505 G06F2217/78

    Abstract: 一种布局系统,包括:布局单元,设置为基于特定工艺节点的库单元,将单元布置在半导体芯片的掩模设计中;非关键路径确定单元,设置为确定半导体芯片中的非关键路径;单元确定单元,设置为确定所述掩模设计中的一组单元,用于形成非关键路径的一部分并确定该组单元中的至少一个的对应的库单元;库单元修改单元,设置为修改一个或者多个对应的库单元,以形成对应的经修改的库单元;以及单元替换单元,设置为替换掩模设计中的一组单元中的库单元,用于形成带有对应的经修改的库单元的非关键路径的一部分。

    用于低功率半导体芯片布局方法以及低功率半导体芯片

    公开(公告)号:CN102339345A

    公开(公告)日:2012-02-01

    申请号:CN201110165758.7

    申请日:2011-06-16

    CPC classification number: G06F17/5068 G06F17/505 G06F2217/78

    Abstract: 一种布局系统,包括:布局单元,设置为基于特定工艺节点的库单元,将单元布置在半导体芯片的掩模设计中;非关键路径确定单元,设置为确定半导体芯片中的非关键路径;单元确定单元,设置为确定所述掩模设计中的一组单元,用于形成非关键路径的一部分并确定该组单元中的至少一个的对应的库单元;库单元修改单元,设置为修改一个或者多个对应的库单元,以形成对应的经修改的库单元;以及单元替换单元,设置为替换掩模设计中的一组单元中的库单元,用于形成带有对应的经修改的库单元的非关键路径的一部分。

Patent Agency Ranking