感测装置
    1.
    发明公开
    感测装置 审中-实审

    公开(公告)号:CN115172397A

    公开(公告)日:2022-10-11

    申请号:CN202210882774.6

    申请日:2022-07-26

    Inventor: 黄德群 陈培铭

    Abstract: 本发明公开一种感测装置,具有感测区、接垫区以及周边区,且接垫区位于感测区与周边区之间,包括:感测元件、接垫以及条状金属。感测元件位于感测区。接垫位于接垫区,且电连接感测元件。条状金属位于周边区,且条状金属的延伸方向平行于接垫的延伸方向。

    显示装置及补偿电容的操作方法

    公开(公告)号:CN109346485B

    公开(公告)日:2022-08-02

    申请号:CN201811317564.2

    申请日:2018-11-07

    Abstract: 本公开涉及一种显示装置及补偿电容的操作方法。显示装置具有显示区以及多个非显示区。显示装置包括基板、多个像素单元、多条第一栅极线、多条第二栅极线、多条第一数据线、多条第二数据线及多个电容补偿结构。像素单元矩阵排列于基板上。第一栅极线与第二栅极线于基板上配置成列。第一数据线与第二数据线于基板上配置成行。电容补偿结构矩阵排列于非显示区中。电容补偿结构包括部分第二栅极线、绝缘层、半导体层及部分第二数据线。绝缘层配置于部分第二栅极线上。半导体层配置于绝缘层上。部分第二数据线配置于半导体层上。部分第二数据线与部分第二栅极线分别位于半导体层的相对两侧。

    电子元件
    3.
    发明授权

    公开(公告)号:CN107368220B

    公开(公告)日:2020-03-27

    申请号:CN201710576473.X

    申请日:2017-07-14

    Abstract: 一种电子元件包括基板、信号线、第一绝缘层、第一电极、第二绝缘层以及第二电极。信号线位于基板上。第一绝缘层位于信号线上。第一电极位于第一绝缘层上。第二绝缘层位于第一电极以及第一绝缘层上。第二电极位于第二绝缘层上。第二绝缘层具有第一通孔,且第一绝缘层以及第二绝缘层共同具有第二通孔。信号线以及第一电极藉由第一通孔、第二通孔以及第二电极电性连接。

    液晶显示面板及驱动液晶显示器的方法

    公开(公告)号:CN104347043A

    公开(公告)日:2015-02-11

    申请号:CN201310335834.3

    申请日:2013-08-02

    Abstract: 本发明公开一种液晶显示面板及驱动液晶显示器的方法,液晶显示面板包括:多条扫描信号线{Gn},多条数据信号线{Dm},多个像素单元{Pn,m},栅极驱动器,以及源极驱动器。其中,液晶显示面板的一画面周期内,第i时段时,同时输出启动的扫描信号的扫描信号线的数量为X1,该第i时段的持续时间为ti;第j时段时,同时输出启动的扫描信号的扫描信号线的数量为X2,该第j时段的持续时间为tj;其中,若X1>X2,则ti>tj,且i不等于j,i、j为大于0的正整数。本发明的液晶显示面板通过针对扫描信号的充电时序作调整,使得像素中晶体管的信道宽度/信道长度比不会增加或增加过多而导致开口率损失。

    一种用于降低光漏电流的薄膜晶体管液晶显示器

    公开(公告)号:CN103995410A

    公开(公告)日:2014-08-20

    申请号:CN201410251368.5

    申请日:2014-06-06

    Abstract: 本发明提供了一种用于降低光漏电流的薄膜晶体管液晶显示器,包括:第一金属层,形成于一基板上,并经蚀刻定义栅极;绝缘层覆盖第一金属层;非晶硅层,形成于绝缘层上且对应地位于栅极的上方;第二金属层,形成于非晶硅层的上方,并经蚀刻定义该薄膜晶体管的源极区和漏极区。第一金属层的面积大于漏极区的面积从而完全遮蔽漏极区,并且漏极区与绝缘层的接触面为一平坦表面,以避免漏极区的金属表面形成的反射光进入非晶硅层。相比于现有技术,本发明将薄膜晶体管的漏极区完全平放于第一金属层之上,当背光源出射的光线在漏极区的金属表面形成反射时,其反射光并不会进入非晶硅层,进而实现阻挡反射光和降低光漏电流的功效。

    像素结构及其制造方法
    6.
    发明公开

    公开(公告)号:CN102629612A

    公开(公告)日:2012-08-08

    申请号:CN201210108713.0

    申请日:2012-04-10

    Abstract: 本发明有关于一种像素结构及其制造方法,其结构包括基板、扫描线、数据线、第一绝缘层、主动元件、第二绝缘层、电容电极及第一像素电极。扫描线与数据线相交错以及配置于基板上,且数据线包括彼此连接的线性传输部以及跨线传输部。第一绝缘层覆盖扫描线以及线性传输部并位于扫描线与跨线传输部之间。主动元件连接于扫描线与数据线,其中主动元件包括栅极、氧化物通道、源极及漏极。第二绝缘层位于氧化物通道以及线性传输部上方。电容电极配置于线性传输部上方。第一像素电极连接于漏极。藉此,可以降低像素结构中的寄生电容与耗电。本发明可以降低像素结构的寄生电容,进而减少像素结构的耗电量。

    电子元件
    7.
    发明公开

    公开(公告)号:CN107368220A

    公开(公告)日:2017-11-21

    申请号:CN201710576473.X

    申请日:2017-07-14

    Abstract: 一种电子元件包括基板、信号线、第一绝缘层、第一电极、第二绝缘层以及第二电极。信号线位于基板上。第一绝缘层位于信号线上。第一电极位于第一绝缘层上。第二绝缘层位于第一电极以及第一绝缘层上。第二电极位于第二绝缘层上。第二绝缘层具有第一通孔,且第一绝缘层以及第二绝缘层共同具有第二通孔。信号线以及第一电极藉由第一通孔、第二通孔以及第二电极电性连接。

    显示面板的阵列基板及其制作方法

    公开(公告)号:CN103151304A

    公开(公告)日:2013-06-12

    申请号:CN201210570674.6

    申请日:2012-12-25

    Abstract: 一种制作显示面板的阵列基板的方法,包含以下步骤。提供基板,基板上形成薄膜晶体管与连接电极。于基板上形成第一保护层与平坦层,平坦层具有第一开口与第二开口,对应薄膜晶体管的漏极电极与连接电极。形成共通电极、第二保护层与光阻图案层,光阻图案层暴露第一开口内与第二开口内以及对应共通电极的第二保护层。蚀刻光阻图案层暴露的第二保护层,形成第三开口、第四开口与第五开口,蚀刻第三开口与第四开口暴露的第一保护层形成第六开口与第七开口,暴露漏极电极与连接电极。移除光阻图案层,于第二保护层上形成桥接电极与像素电极。

Patent Agency Ranking