-
公开(公告)号:CN102592537A
公开(公告)日:2012-07-18
申请号:CN201210073135.1
申请日:2012-03-19
Applicant: 友达光电股份有限公司
IPC: G09G3/20
CPC classification number: G09G3/20 , G09G3/2003 , G09G2310/0251 , G09G2310/0254 , G09G2310/067 , G09G2320/0209
Abstract: 一种像素电路的驱动方法,其适于驱动分别电性耦接至第一与第二栅极线上的第一与第二像素电路,且第一像素电路在第二像素电路之前接收用于显示的显示数据。此驱动方法在一帧中仅提供一个第一致能脉冲至第一栅极线,并在同一帧中提供一个第二致能脉冲与一个第三致能脉冲至第二栅极线。前述的第二致能脉冲的致能起始时间在第一致能脉冲的致能时间区段之内,且第三致能脉冲的致能时间区段在第一致能脉冲与第二致能脉冲的致能时间区段之后。
-
公开(公告)号:CN101887184B
公开(公告)日:2011-11-16
申请号:CN201010220741.2
申请日:2010-07-02
Applicant: 友达光电股份有限公司
IPC: G02F1/133 , G02F1/1362 , G06F3/041 , G02F1/167
Abstract: 本发明公开了一种像素阵列,其包括多条扫描线以及与扫描线交错的多条数据线以定义出多个次像素区域;至少一个控制结构,设置在其中一个次像素区域内且与其中一条数据线以及其中一条扫描线电性连接;多条感应信号线,其平行数据线设置并与扫描线交错,其中每一条感应信号线与邻近的数据线及对应的扫描线定义出多个区域,每个区域具有至少一个第一子区域及至少一个第二子区域;至少一个感应信号读出组件,设置于第一子区域内,其中感应信号读出组件与其中一条扫描线与其中一条感应信号线电性连接;以及至少一个第一感应垫,设置于第二子区域且与第一子区域内的感应信号读出组件电性连接。各扫描线所电性连接的感应信号读出组件数目皆相同。
-
公开(公告)号:CN102692773B
公开(公告)日:2015-10-07
申请号:CN201210162133.X
申请日:2012-05-21
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368
CPC classification number: H01L27/124 , G02F1/1362 , G02F1/136213 , G02F1/13624 , G02F1/136286 , H01L27/1255
Abstract: 一种像素阵列及一种显示面板。像素阵列包括多个像素单元。每一像素单元包括第一扫描线、第二扫描线以及数据线。第一薄膜晶体管与第一扫描线以及数据线电性连接。第一像素电极与第一薄膜晶体管电性连接。第二薄膜晶体管与第二扫描线以及数据线电性连接。第二像素电极与第二薄膜晶体管电性连接。第一薄膜晶体管在XY平面上的正投影图案与第二薄膜晶体管在XY平面上的正投影图案实质上一致。
-
公开(公告)号:CN102692773A
公开(公告)日:2012-09-26
申请号:CN201210162133.X
申请日:2012-05-21
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368
CPC classification number: H01L27/124 , G02F1/1362 , G02F1/136213 , G02F1/13624 , G02F1/136286 , H01L27/1255
Abstract: 一种像素阵列及一种显示面板。像素阵列包括多个像素单元。每一像素单元包括第一扫描线、第二扫描线以及数据线。第一薄膜晶体管与第一扫描线以及数据线电性连接。第一像素电极与第一薄膜晶体管电性连接。第二薄膜晶体管与第二扫描线以及数据线电性连接。第二像素电极与第二薄膜晶体管电性连接。第一薄膜晶体管在XY平面上的正投影图案与第二薄膜晶体管在XY平面上的正投影图案实质上一致。
-
公开(公告)号:CN101887184A
公开(公告)日:2010-11-17
申请号:CN201010220741.2
申请日:2010-07-02
Applicant: 友达光电股份有限公司
IPC: G02F1/133 , G02F1/1362 , G06F3/041 , G02F1/167
Abstract: 本发明公开了一种像素阵列,其包括多条扫描线以及与扫描线交错的多条数据线以定义出多个次像素区域;至少一个控制结构,设置在其中一个次像素区域内且与其中一条数据线以及其中一条扫描线电性连接;多条感应信号线,其平行数据线设置并与扫描线交错,其中每一条感应信号线与邻近的数据线及对应的扫描线定义出多个区域,每个区域具有至少一个第一子区域及至少一个第二子区域;至少一个感应信号读出组件,设置于第一子区域内,其中感应信号读出组件与其中一条扫描线与其中一条感应信号线电性连接;以及至少一个第一感应垫,设置于第二子区域且与第一子区域内的感应信号读出组件电性连接。各扫描线所电性连接的感应信号读出组件数目皆相同。
-
公开(公告)号:CN102420224A
公开(公告)日:2012-04-18
申请号:CN201110358300.3
申请日:2011-11-08
Applicant: 友达光电股份有限公司
IPC: H01L27/02
Abstract: 本发明提出了一种显示面板,包含:一主动区域;一个或多个多工器,设置在所述主动区域的周边;以及一线路区域,布置有多条控制线及多条信号线,所述控制线耦接于所述多工器,所述多条信号线耦接于所述多工器及所述主动区域;其中,所述多条控制线与多条信号线为不相交布局。本发明所提出的显示面板,采用了多工器,从而减少了导线所需量,并且采用本发明所提出的导线布局,可使导线间不交错,从而可以避免非必要的因导线交错而引起的负载增加,并且可以避免控制线与信号线间的耦合效应,进而可以提高产品的竞争性。
-
公开(公告)号:CN102419950A
公开(公告)日:2012-04-18
申请号:CN201110396379.9
申请日:2011-11-29
Applicant: 友达光电股份有限公司
IPC: G09G3/20
CPC classification number: G09G3/20 , G09G2310/0218 , G09G2310/0275 , G09G2310/0281 , G09G2310/0297
Abstract: 本发明提供一种显示面板及其源极驱动架构,该显示面板包含多个第一驱动开关设置于该显示面板的一第一侧,多个第二驱动开关设置于该显示面板的一第二侧,多条第一数据线,多条第二数据线,多条扫描线,及多个像素。每一第一驱动开关包含一第一输入端,及多个第一输出端。每一第二驱动开关包含一第二输入端,及多个第二输出端。所述多个第一数据线电连接于所述多个第一输出端。所述多个第二数据线电连接于所述多个第二输出端。所述多个像素电连接于所述多个第一数据线、所述多个第二数据线及所述多个扫描线,用以显示画面。所述多个第一数据线及所述多个第二数据线交错设置。本发明可解决显示画面不协调及因为使用IGZO所占面积较大的问题。
-
-
-
-
-
-