-
公开(公告)号:CN110277051B
公开(公告)日:2020-12-08
申请号:CN201910376279.6
申请日:2019-05-07
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 一种像素电路,其包含第一开关、电容、驱动晶体管及发光二极管。第一开关响应于扫描信号而输出数据电压。电容的第一端与第一开关耦接于节点,其第二端用以接收参考信号。驱动晶体管耦接于节点,并根据节点的电压而输出电流。发光二极管耦接于驱动晶体管,并根据电流而发光。数据电压通过第一开关被写入节点,参考信号于不同操作期间为不同电压,电容据以耦合不同电压间的电压差至节点。驱动晶体管于不同操作期间根据数据电压与电压差而输出第一电流及根据数据电压而输出第二电流,从而使发光二极管于不同操作期间分别发出第一亮度光及第二亮度光。
-
公开(公告)号:CN111341251A
公开(公告)日:2020-06-26
申请号:CN202010000817.4
申请日:2020-01-02
Applicant: 友达光电股份有限公司
IPC: G09G3/32 , G09G3/3208
Abstract: 一种像素电路包含驱动晶体管、第一晶体管、第二晶体管、数据写入电路、第一开关电路、第二开关电路、重置电路、电容及发光电路。驱动晶体管耦接于第一节点、第二节点及第三节点。第一晶体管根据第一信号而选择性地导通。第二晶体管根据第二信号而选择性地导通。数据写入电路响应于第三信号而传递数据电压到第一节点。第一开关电路响应于控制信号而传递第一电压到驱动晶体管。第二开关电路响应于控制信号而将驱动晶体管与发光电路连接。重置电路响应于第一信号而传递第二电压到驱动晶体管。
-
公开(公告)号:CN110164381B
公开(公告)日:2022-01-21
申请号:CN201910436567.6
申请日:2019-05-23
Applicant: 友达光电股份有限公司
IPC: G09G3/3266 , G09G3/32
Abstract: 栅极驱动装置包括多个移位寄存电路。第N级的移位寄存电路中,输出级电路依据第一控制信号、第二控制信号及第一模式选择信号以产生第N级栅极驱动信号。第一电压调整器依据第三控制信号以调整第一控制信号。第二电压调整器依据第二模式选择信号、前级栅极驱动信号或起始脉冲信号以调整第一控制信号。第三电压调整器依据第一模式选择信号以调整第二控制信号。第四电压调整器依据第二时钟脉冲信号及第一控制信号以调整第三控制信号。隔离电路依据第二模式选择信号以决定是否阻隔第二控制端与第三控制端。
-
公开(公告)号:CN110164381A
公开(公告)日:2019-08-23
申请号:CN201910436567.6
申请日:2019-05-23
Applicant: 友达光电股份有限公司
IPC: G09G3/3266 , G09G3/32
Abstract: 栅极驱动装置包括多个移位寄存电路。第N级的移位寄存电路中,输出级电路依据第一控制信号、第二控制信号及第一模式选择信号以产生第N级栅极驱动信号。第一电压调整器依据第三控制信号以调整第一控制信号。第二电压调整器依据第二模式选择信号、前级栅极驱动信号或起始脉冲信号以调整第一控制信号。第三电压调整器依据第一模式选择信号以调整第二控制信号。第四电压调整器依据第二时钟脉冲信号及第一控制信号以调整第三控制信号。隔离电路依据第二模式选择信号以决定是否阻隔第二控制端与第三控制端。
-
公开(公告)号:CN105845092B
公开(公告)日:2018-09-07
申请号:CN201610321848.3
申请日:2016-05-13
Applicant: 友达光电股份有限公司
Abstract: 一种移位暂存器及其感测显示装置,该移位暂存电路包括输出端、第一时脉输入端、第二时脉输入端、显示继续输入端、驱动单元、上拉单元电连接至前级或后级移位暂存电路的输出端,下拉单元、下拉控制单元及再充电单元,包括第一晶体管的第一端连接至显示继续输入端,其第二端连接至第一节点,其栅极端连接至第二节点、第二晶体管的第一端用以接收第二电压源,第二晶体管的第二端电连接至驱动节点,其栅极端电连接至第一节点,且该第二电压源的电位高于该第一电压源、及第一电容电连接于第一节点与第二节点之间,根据第二节点的电位导通第一晶体管,用以储存电荷于第一电容,且根据第一节点的电位导通第二晶体管,用以上拉驱动节点的电压。
-
公开(公告)号:CN105845092A
公开(公告)日:2016-08-10
申请号:CN201610321848.3
申请日:2016-05-13
Applicant: 友达光电股份有限公司
Abstract: 一种移位暂存器及其感测显示装置,该移位暂存电路包括输出端、第一时脉输入端、第二时脉输入端、显示继续输入端、驱动单元、上拉单元电连接至前级或后级移位暂存电路的输出端,下拉单元、下拉控制单元及再充电单元,包括第一晶体管的第一端连接至显示继续输入端,其第二端连接至第一节点,其栅极端连接至第二节点、第二晶体管的第一端用以接收第二电压源,第二晶体管的第二端电连接至驱动节点,其栅极端电连接至第一节点,且该第二电压源的电位高于该第一电压源、及第一电容电连接于第一节点与第二节点之间,根据第二节点的电位导通第一晶体管,用以储存电荷于第一电容,且根据第一节点的电位导通第二晶体管,用以上拉驱动节点的电压。
-
公开(公告)号:CN109559687B
公开(公告)日:2020-10-16
申请号:CN201910092082.X
申请日:2019-01-30
Applicant: 友达光电股份有限公司
IPC: G09G3/3275 , G09G3/3208 , G09G3/3225 , G09G3/3291 , G11C19/28
Abstract: 一种显示面板具有主动区以及周边区。显示面板包含N条栅极线、N个移位暂存器、多个像素电路、开关电路以及多个测试垫。开关电路设置于周边区,且电性耦接至N个移位暂存器、N条栅极线及像素电路,用以接收控制信号以及使能信号并将N条栅极线的电压电平下拉至低电平。测试垫设置于周边区,且电性耦接至开关电路以及像素电路,用以提供控制信号、使能信号、数据信号以及参考信号。
-
公开(公告)号:CN109785798B
公开(公告)日:2020-10-09
申请号:CN201910271086.4
申请日:2019-04-04
Applicant: 友达光电股份有限公司
IPC: G09G3/3233 , G09G3/3291
Abstract: 本发明公开了一种像素电路,包含写入电路、补偿电路、分压电路和驱动晶体管。写入电路用以根据第一控制信号选择性地导通以输出数据信号。补偿电路用以根据第二控制信号选择性地导通以输出补偿信号。分压电路包含第一节点,用以接收并根据数据信号和补偿信号以控制第一节点的电压电平。驱动晶体管用以接收参考电压电平,并根据第一节点的电压电平以输出驱动电流至发光元件。
-
公开(公告)号:CN108806604B
公开(公告)日:2020-08-04
申请号:CN201810598072.9
申请日:2018-06-11
Applicant: 友达光电股份有限公司
IPC: G09G3/3233 , G09G3/3266
Abstract: 一种像素电路,包括发光元件、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管及储存电容。第三晶体管耦接第二晶体管。第四晶体管耦接第二晶体管。储存电容耦接于第一晶体管与第四晶体管之间。第五晶体管耦接第四晶体管。第六晶体管耦接第四晶体管。第七晶体管耦接第四晶体管及发光元件。第八晶体管耦接第一晶体管。
-
公开(公告)号:CN110264959A
公开(公告)日:2019-09-20
申请号:CN201910398898.5
申请日:2019-05-14
Applicant: 友达光电股份有限公司
IPC: G09G3/3266 , G09G3/3225
Abstract: 一种显示面板包含移位暂存电路以及像素电路。移位暂存电路包含第一晶体管,耦接于输出补偿信号的输出端。像素电路包含电容、第二至第四晶体管及发光二极管。电容的一端接收补偿信号,而另一端耦接于第一节点。第二晶体管依据扫描信号接收数据信号。第三晶体管依据扫描信号接收补偿信号,且第三晶体管的一端耦接于第二节点。第四晶体管的一端耦接于第二节点,控制端耦接于电容的一端。发光二极管的一端耦接于第二节点。第四晶体管与第一晶体管相同。
-
-
-
-
-
-
-
-
-