-
公开(公告)号:CN105679242B
公开(公告)日:2018-11-13
申请号:CN201610107220.3
申请日:2016-02-26
Applicant: 友达光电股份有限公司
IPC: G09G3/3233
Abstract: 本发明公开了一种像素电路及其驱动方法,该像素电路包括第一电容、输入单元、驱动单元、第一补偿单元、有机发光二极管、开关单元、第二补偿单元以及重置单元。输入单元与第一电容以及第二补偿单元电性连接,第二补偿单元与有机发光二极管电性连接,第一补偿单元与第一电容、驱动单元、开关单元以及重置单元电性连接,驱动单元与开关单元以及重置单元电性连接,开关单元与有机发光二极管电性连接,其中本发明的像素电路可根据有机发光二极管的导通电压产生对应的驱动电流。
-
公开(公告)号:CN106531078A
公开(公告)日:2017-03-22
申请号:CN201610915131.1
申请日:2016-10-20
Applicant: 友达光电(昆山)有限公司 , 友达光电股份有限公司
IPC: G09G3/3225 , G09G3/3275
CPC classification number: G09G3/3225 , G09G3/3275
Abstract: 本发明关于一种像素单元的补偿方法,补偿方法包括:步骤S1:计算各灰阶下的数据电压的第一补偿值:Vdata1i’=Vdata1i+ΔOLEDi;步骤S2:计算驱动单元的临界电压补偿值,ΔVthi=Vmoni(ave.)-Vmon1i,再计算各灰阶下的数据电压第二补偿值:Vdata2i’=Vdata1i’+ΔVthi;步骤S3:计算驱动单元的自身参数补偿值,ΔVki=Vreset-Vmon2i,再计算各灰阶下数据电压第三补偿值:Vdata3i’=Vdata2i’+ΔVki;步骤S4:绘制数据电压第三补偿值与对应灰阶值的图像并拟合,得出第三补偿值与灰阶值的补偿查找表,像素单元根据其进行补偿。
-
公开(公告)号:CN106375687A
公开(公告)日:2017-02-01
申请号:CN201610720385.8
申请日:2016-08-25
Applicant: 友达光电股份有限公司
Abstract: 本发明公开了一种像素感测装置,其包含晶体管、电容、光电二极管、第一重置单元、第二重置单元、传递单元、控制单元及读取单元。晶体管包含第一端、控制端及第二端。光电二极管包含阳极端及阴极端,光电二极管感测光源以输出信号电压。第一重置单元根据第一重置信号以重置阴极端的电压。第二重置单元根据第二重置信号以对控制端输出重置电压。传递单元根据传递信号以将阴极端的信号电压传递至控制端,并透过电容耦合信号电压至第二端。控制单元用以根据控制信号以提供电源供应电压至第一端。读取单元根据读取信号以读取电流。
-
公开(公告)号:CN105654907B
公开(公告)日:2018-08-10
申请号:CN201610226664.9
申请日:2016-04-13
Applicant: 友达光电股份有限公司
IPC: G09G3/3258
Abstract: 本发明公开了像素电路以及驱动方法,该像素电路包含发光二极管、第一晶体管、第一电容、补偿电路、第二电容、第二晶体管以及第三晶体管。第一晶体管用以提供驱动电流予发光二极管。第一电容的第一端电性耦接第一晶体管的栅极端。补偿电路电性耦接第一晶体管且用以使第一晶体管透过补偿电路对参考电压充放电。第二晶体管的第一端用以接收数据电压。第二晶体管的第二端电性耦接第二电容。第三晶体管的第一端电性耦接第二晶体管以及第二电容。第三晶体管的第二端电性耦接第一电容的第二端或第一晶体管的栅极端。
-
公开(公告)号:CN105679242A
公开(公告)日:2016-06-15
申请号:CN201610107220.3
申请日:2016-02-26
Applicant: 友达光电股份有限公司
IPC: G09G3/3233
CPC classification number: G09G3/3241 , G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2300/0852 , G09G2300/0861 , G09G2310/0262 , G09G2310/061 , G09G2320/0233 , G09G2320/045
Abstract: 本发明公开了一种像素电路及其驱动方法,该像素电路包括第一电容、输入单元、驱动单元、第一补偿单元、有机发光二极管、开关单元、第二补偿单元以及重置单元。输入单元与第一电容以及第二补偿单元电性连接,第二补偿单元与有机发光二极管电性连接,第一补偿单元与第一电容、驱动单元、开关单元以及重置单元电性连接,驱动单元与开关单元以及重置单元电性连接,开关单元与有机发光二极管电性连接,其中本发明的像素电路可根据有机发光二极管的导通电压产生对应的驱动电流。
-
公开(公告)号:CN106375687B
公开(公告)日:2019-05-10
申请号:CN201610720385.8
申请日:2016-08-25
Applicant: 友达光电股份有限公司
Abstract: 本发明公开了一种像素感测装置,其包含晶体管、电容、光电二极管、第一重置单元、第二重置单元、传递单元、控制单元及读取单元。晶体管包含第一端、控制端及第二端。光电二极管包含阳极端及阴极端,光电二极管感测光源以输出信号电压。第一重置单元根据第一重置信号以重置阴极端的电压。第二重置单元根据第二重置信号以对控制端输出重置电压。传递单元根据传递信号以将阴极端的信号电压传递至控制端,并透过电容耦合信号电压至第二端。控制单元用以根据控制信号以提供电源供应电压至第一端。读取单元根据读取信号以读取电流。
-
公开(公告)号:CN107680527A
公开(公告)日:2018-02-09
申请号:CN201711144403.3
申请日:2017-11-17
Applicant: 友达光电股份有限公司
IPC: G09G3/20
CPC classification number: G09G3/20
Abstract: 本公开提供一种像素电路和驱动方法。像素电路包含驱动晶体管、电容、第一开关、第二开关、第三开关、第四开关和发光单元。驱动晶体管具有第一端、第二端和控制端;电容耦接驱动晶体管;第一开关的第一端接收数据电压、第一参考电压或第二参考电压,控制端接收第一控制信号,耦接驱动晶体管;第二开关耦接驱动晶体管,控制端接收第二控制信号;第三开关耦接驱动晶体管,控制端接收第三控制信号;第四开关接收第一系统电压,控制端耦接驱动晶体管,接收第四控制信号;发光单元具有第一端和第二端,第一端耦接第三开关的第一端,第二端接收第二系统电压。本公开提供的像素电路可以改善显示装置误发光的问题,提升画面品质。
-
公开(公告)号:CN107301832A
公开(公告)日:2017-10-27
申请号:CN201710660492.0
申请日:2017-08-04
Applicant: 友达光电股份有限公司
IPC: G09G3/20
CPC classification number: G09G3/20
Abstract: 本发明关于一种像素单元及包含其的显示面板,像素单元包括数据线、扫描线组及电路区组。数据线用于提供数据信号,方向为第一方向;扫描线组包括相互平行的第一扫描线、第二扫描线及第三扫描线,用于分别提供第一扫描信号、第二扫描信号及第三扫描信号,方向为第二方向;电路区组包括第一电路区、第二电路区及第三电路区,其于第一方向上的长度均大于各自于第二方向上的长度,各电路区耦接数据线及对应扫描线以接收数据信号及对应的扫描信号;第一电路区、第二电路区及第三电路区沿第一方向设置于数据线上。本发明的像素单元的电路区沿第一方向排列,借助数据线减少占用穿透区的面积,从而提高像素单元的穿透率。
-
公开(公告)号:CN104240644B
公开(公告)日:2016-09-07
申请号:CN201410526657.1
申请日:2014-10-08
Applicant: 友达光电股份有限公司
Inventor: 李建亚
IPC: G09G3/32
Abstract: 发光二极管像素电路及其驱动方法。所述电路包括第一至第四晶体管、第一与第二电容及发光二极管。第一至第三晶体管的每个控制端分别接收不同控制信号。第一晶体管的第一端接收数据电位或是参考电位。第二晶体管的第一端耦接第一操作电源。第四晶体管耦接第二晶体管的第二端、第三晶体管的第二端以及第一晶体管的第二端。第一及第二电容的第一端耦接第四晶体管的控制端,第一及第二电容的第二端分别耦接第三晶体管的第二端及第一端。第二电容的电容值大于第一电容。发光二极管的第一及第二端分别耦接第四晶体管的第二端及第二操作电源。本发明的发光二极管像素电路可避免发生发光二极管的发光电流减少,以及补偿速度变慢等问题。
-
公开(公告)号:CN104332130A
公开(公告)日:2015-02-04
申请号:CN201410606993.7
申请日:2014-10-30
Applicant: 友达光电股份有限公司
CPC classification number: G09G3/20 , G09G2310/0267 , G09G2310/0286 , G11C19/28
Abstract: 本发明公开了一种移位暂存器,包括多级移位暂存电路,每一移位暂存电路包含第一开关、输入电路、下拉电路、及涟波抑制电路。第一开关用以根据节点及时脉信号的电位,输出移位暂存电路的扫描信号。输入电路用以接收并根据前级移位暂存电路输出的扫描信号上拉本级移位暂存电路节点的电位。下拉电路用以根据后级移位暂存电路输出的扫描信号,下拉本级移位暂存电路的节点及扫描信号的电位。涟波抑制电路用以抑制本级移位暂存电路的节点及扫描信号的电位受时脉信号耦合所产生的涟波。
-
-
-
-
-
-
-
-
-