显示基板、显示面板及其显示装置

    公开(公告)号:CN107481623A

    公开(公告)日:2017-12-15

    申请号:CN201710767637.7

    申请日:2017-08-31

    Abstract: 本发明提供一种显示基板、显示面板及其显示装置,涉及显示技术领域,用于改善异形边缘的显示效果。显示基板的显示区包括至少一个第一区域,第一区域包括第一边和第二边,第一边和第二边通过连接边连接;第一边的延伸方向和第二边的延伸方向相互垂直,连接边与第一边的延伸方向和第二边的延伸方向均不平行;第一区域包括一个像素单元,像素单元的形状与第一区域的形状相同;像素单元包括至少沿行方向排布的两列子像素单元;任一列所述子像素单元包括沿列方向排布的至少两个子像素,且任一列子像素单元包括的所述子像素的面积相等;且至少一列子像素单元包括的子像素与另一列子像素单元包括的子像素的面积不相等。

    阵列基板、液晶显示面板及像素充电方法

    公开(公告)号:CN108646478B

    公开(公告)日:2022-05-03

    申请号:CN201810263188.7

    申请日:2018-03-28

    Abstract: 本发明提供一种阵列基板、液晶显示面板及像素充电方法。阵列基板包括:多个沿行方向和列方向排布的像素单元;每一像素单元包括位于同一行的相邻的多个子像素单元;多条沿行方向延伸的扫描线和多条沿列方向延伸的数据线绝缘交叉限定子像素单元;多个子像素单元包括第一子像素单元和第二子像素单元;每一第一子像素单元内设置有第一像素电极和第二像素电极;每一第二子像素单元内设置有第三像素电极;第一像素电极和第二像素电极在列方向上依次交替排布;同一第一子像素单元内设置的第一像素电极和第二像素电极分别与两条扫描线对应,但与同一条数据线电连接。本发明提供的技术方案能够降低蓝光穿透率,实现护眼目的,同时解决拖影问题。

    一种显示基板、显示面板及其显示装置

    公开(公告)号:CN107942565B

    公开(公告)日:2021-03-26

    申请号:CN201711240194.2

    申请日:2017-11-30

    Abstract: 本发明实施例提供一种显示基板、显示面板及其显示装置,涉及显示技术领域,用于改善异形边缘的显示效果。显示基板包括:至少一个第一区域,第一区域包括多个像素单元,多个像素单元包括第一像素单元和第二像素单元,第一像素单元与连接边相邻;第一像素单元包括沿行方向排布的至少三个不同颜色的子像素,第一像素单元包括的子像素包括至少一个异形子像素;第二像素单元包括沿行方向排布的至少三个不同颜色的子像素,第二像素单元包括的子像素为常规子像素;异形子像素与常规子像素的形状不同;沿行方向上,相邻的第一像素单元与第二像素单元共用至少一个子像素。

    阵列基板、显示面板及显示装置

    公开(公告)号:CN108363245A

    公开(公告)日:2018-08-03

    申请号:CN201810098638.1

    申请日:2018-01-31

    Abstract: 本申请公开一种阵列基板、显示面板及显示装置,涉及显示技术领域,阵列基板包括沿第一方向和第二方向排布的多个像素区域,各像素区域至少包括三个子像素区域,各子像素区域设置有第一电极;第一电极包括相互平行的至少两个第一直线部及与第一直线部连接的第二直线部,第二直线部彼此平行且位于第一直线部的第一端,第一直线部的第二端相互连接;第一直线部与第二方向的夹角为θ1;各像素区域对应的至少三个子像素区域中,至少有一个子像素区域对应的第一电极为调节电极,任意调节电极中至少有相邻的两个第二直线部之间在远离第一直线部的一端设置缺口,调节电极的第二直线部与第二方向的夹角为θ2,θ1<θ2。如此,有利于加快像素响应时间。

    一种像素结构、显示面板及显示装置

    公开(公告)号:CN111063266A

    公开(公告)日:2020-04-24

    申请号:CN201911404556.6

    申请日:2019-12-30

    Inventor: 梁玉姣

    Abstract: 本发明公开了一种像素结构、显示面板及显示装置,该像素结构包括:多个像素单元,所述像素单元的外轮廓形状为具有至少四条边的正多边形;所述像素单元包括第一子像素,第二子像素以及第三子像素,三者的开口互相啮合;其中,在由所述第一子像素、所述第二子像素以及所述第三子像素三者发出的光合成白光时,所述第二子像素亮度占比为W2,所述第一子像素的亮度占比为W1,所述第三子像素的亮度占比为W3,其中,W2>W1,且W2>W3;所述第二子像素的开口率为K2,所述第一子像素的开口率为K1,所述第三子像素的开口率为K3,其中,K2>K1,且K2>K3。

    阵列基板、液晶显示面板及像素充电方法

    公开(公告)号:CN108646478A

    公开(公告)日:2018-10-12

    申请号:CN201810263188.7

    申请日:2018-03-28

    Abstract: 本发明提供一种阵列基板、液晶显示面板及像素充电方法。阵列基板包括:多个沿行方向和列方向排布的像素单元;每一像素单元包括位于同一行的相邻的多个子像素单元;多条沿行方向延伸的扫描线和多条沿列方向延伸的数据线绝缘交叉限定子像素单元;多个子像素单元包括第一子像素单元和第二子像素单元;每一第一子像素单元内设置有第一像素电极和第二像素电极;每一第二子像素单元内设置有第三像素电极;第一像素电极和第二像素电极在列方向上依次交替排布;同一第一子像素单元内设置的第一像素电极和第二像素电极分别与两条扫描线对应,但与同一条数据线电连接。本发明提供的技术方案能够降低蓝光穿透率,实现护眼目的,同时解决拖影问题。

    一种显示基板、显示面板及其显示装置

    公开(公告)号:CN107942565A

    公开(公告)日:2018-04-20

    申请号:CN201711240194.2

    申请日:2017-11-30

    CPC classification number: G02F1/1333

    Abstract: 本发明实施例提供一种显示基板、显示面板及其显示装置,涉及显示技术领域,用于改善异形边缘的显示效果。显示基板包括:至少一个第一区域,第一区域包括多个像素单元,多个像素单元包括第一像素单元和第二像素单元,第一像素单元与连接边相邻;第一像素单元包括沿行方向排布的至少三个不同颜色的子像素,第一像素单元包括的子像素包括至少一个异形子像素;第二像素单元包括沿行方向排布的至少三个不同颜色的子像素,第二像素单元包括的子像素为常规子像素;异形子像素与常规子像素的形状不同;沿行方向上,相邻的第一像素单元与第二像素单元共用至少一个子像素。

    一种像素结构、显示面板及显示装置

    公开(公告)号:CN111063266B

    公开(公告)日:2022-10-04

    申请号:CN201911404556.6

    申请日:2019-12-30

    Inventor: 梁玉姣

    Abstract: 本发明公开了一种像素结构、显示面板及显示装置,该像素结构包括:多个像素单元,所述像素单元的外轮廓形状为具有至少四条边的正多边形;所述像素单元包括第一子像素,第二子像素以及第三子像素,三者的开口互相啮合;其中,在由所述第一子像素、所述第二子像素以及所述第三子像素三者发出的光合成白光时,所述第二子像素亮度占比为W2,所述第一子像素的亮度占比为W1,所述第三子像素的亮度占比为W3,其中,W2>W1,且W2>W3;所述第二子像素的开口率为K2,所述第一子像素的开口率为K1,所述第三子像素的开口率为K3,其中,K2>K1,且K2>K3。

    显示基板、显示面板及其显示装置

    公开(公告)号:CN107481623B

    公开(公告)日:2020-01-31

    申请号:CN201710767637.7

    申请日:2017-08-31

    Abstract: 本发明提供一种显示基板、显示面板及其显示装置,涉及显示技术领域,用于改善异形边缘的显示效果。显示基板的显示区包括至少一个第一区域,第一区域包括第一边和第二边,第一边和第二边通过连接边连接;第一边的延伸方向和第二边的延伸方向相互垂直,连接边与第一边的延伸方向和第二边的延伸方向均不平行;第一区域包括一个像素单元,像素单元的形状与第一区域的形状相同;像素单元包括至少沿行方向排布的两列子像素单元;任一列所述子像素单元包括沿列方向排布的至少两个子像素,且任一列子像素单元包括的所述子像素的面积相等;且至少一列子像素单元包括的子像素与另一列子像素单元包括的子像素的面积不相等。

    阵列基板、显示面板及显示装置

    公开(公告)号:CN108363245B

    公开(公告)日:2021-02-09

    申请号:CN201810098638.1

    申请日:2018-01-31

    Abstract: 本申请公开一种阵列基板、显示面板及显示装置,涉及显示技术领域,阵列基板包括沿第一方向和第二方向排布的多个像素区域,各像素区域至少包括三个子像素区域,各子像素区域设置有第一电极;第一电极包括相互平行的至少两个第一直线部及与第一直线部连接的第二直线部,第二直线部彼此平行且位于第一直线部的第一端,第一直线部的第二端相互连接;第一直线部与第二方向的夹角为θ1;各像素区域对应的至少三个子像素区域中,至少有一个子像素区域对应的第一电极为调节电极,任意调节电极中至少有相邻的两个第二直线部之间在远离第一直线部的一端设置缺口,调节电极的第二直线部与第二方向的夹角为θ2,θ1<θ2。如此,有利于加快像素响应时间。

Patent Agency Ranking