一种基于Banyan网络和多FPGA结构的EDA硬件加速方法与系统

    公开(公告)号:CN114090250B

    公开(公告)日:2024-09-24

    申请号:CN202111389032.1

    申请日:2021-11-22

    Applicant: 厦门大学

    Abstract: 本发明给出了一种基于Banyan网络和多FPGA结构的EDA硬件加速方法与系统,包括将EDA算法加速和仿真加速结合在一个系统内,EDA算法加速时启用顶层EDA算法控制数据的发送和接收,EDA仿真加速时根据用户所设计的待测设计结构以及用户输入的仿真数据;同时采用多通道SCE‑MI接口进行软硬件数据协同,再使用Banyan网络来实现多FPGA的数据交换;最后将加速后的数据回传进行处理,将仿真数据与验证数据进行对比验证仿真结果,或将运算结果数据返回给外部EDA软件。本方法采用软硬件协同方式对算法和仿真进行加速,将EDA算法加速和仿真加速结合,采用多通道PIPE式SCE‑MI标准协议接口,具有普适性,同时将Banyan网络应用于多FPGA数据交换,降低了数据交换延迟,使得系统实现结构简单、功能高效。

    一种基于Banyan网络和多FPGA结构的EDA硬件加速方法与系统

    公开(公告)号:CN114090250A

    公开(公告)日:2022-02-25

    申请号:CN202111389032.1

    申请日:2021-11-22

    Applicant: 厦门大学

    Abstract: 本发明给出了一种基于Banyan网络和多FPGA结构的EDA硬件加速方法与系统,包括将EDA算法加速和仿真加速结合在一个系统内,EDA算法加速时启用顶层EDA算法控制数据的发送和接收,EDA仿真加速时根据用户所设计的待测设计结构以及用户输入的仿真数据;同时采用多通道SCE‑MI接口进行软硬件数据协同,再使用Banyan网络来实现多FPGA的数据交换;最后将加速后的数据回传进行处理,将仿真数据与验证数据进行对比验证仿真结果,或将运算结果数据返回给外部EDA软件。本方法采用软硬件协同方式对算法和仿真进行加速,将EDA算法加速和仿真加速结合,采用多通道PIPE式SCE‑MI标准协议接口,具有普适性,同时将Banyan网络应用于多FPGA数据交换,降低了数据交换延迟,使得系统实现结构简单、功能高效。

Patent Agency Ranking