-
公开(公告)号:CN101326587B
公开(公告)日:2011-09-28
申请号:CN200780000546.5
申请日:2007-01-25
Applicant: 卡西欧计算机株式会社
Inventor: 两泽克彦
CPC classification number: G11C19/28 , G09G3/3674 , G09G3/3685 , G11C19/00
Abstract: 公开了一种移位寄存器电路,其包括多级信号保持电路(FF’n),将其级联以基于提供的输入信号来保持信号,基于所保持的信号将输出信号(out)输出,并且将所述输出信号作为输入信号输出到下一级,其中该所保持的信号是基于所提供的输入信号,所述多级信号保持电路中的每一个包括提供有两种类型的时钟信号的输出电路,该两种类型的时钟信号由第一时钟信号(ck)和第二时钟信号(ck’)构成,使第二时钟信号的时刻相对于施加输入信号(IN)的时刻延迟预定的延迟时间,所述输出电路在相对于施加所述输入信号的时刻延迟了所述第二时钟信号的所述延迟时间的时刻提供有信号,并且所述输出电路在响应于第一时钟信号的时刻输出所述输出信号(OUT)。还公开了一种包括该移位寄存器电路的显示驱动装置。
-
公开(公告)号:CN101377438A
公开(公告)日:2009-03-04
申请号:CN200810211150.1
申请日:2008-08-28
Applicant: 卡西欧计算机株式会社
Inventor: 两泽克彦
CPC classification number: G01J1/32 , G01J1/44 , G01J2001/4446
Abstract: 本发明涉及光传感器及具有该光传感器的显示装置,其特征在于光传感器具有:光电变换部(Tr1),用于接受外部光,输出与接受的上述外部光的照度相对应的光电流信号;电流电压变换部(Tr2),用于把从上述光电变换部输出的上述光电流信号变换成电压信号;电压放大部(Tr3、Tr4),用于放大上述电压信号;以及电流放大部(Tr5),用于输出与上述被放大的电压信号相对应的电流信号。其中,上述光电变换部、上述电流电压变换部、上述电压放大部、以及上述电流放大部,被构成分别包含单个或多个薄膜晶体管。
-
公开(公告)号:CN100463021C
公开(公告)日:2009-02-18
申请号:CN200410063928.0
申请日:2004-05-26
Applicant: 卡西欧计算机株式会社
CPC classification number: G09G3/3283 , G09G2310/027 , G09G2330/028
Abstract: 一种显示装置,具有向多个显示象素供给与数字信号相应的电流的电流生成供给电路,显示图像信息,该显示装置具有:显示面板;扫描驱动电路,依次向上述多条扫描线施加扫描信号;信号驱动电路,具有多个等级电流生成供给电路部和基准电压生成电路,多个等级电流生成供给电路部至少具有:信号保持电路,保持数字信号的各位;单位电流生成电路,根据规定的基准电压,生成与数字信号的各位相对应的多个单位电流;等级电流生成电路,按照所保持的上述数字信号的位值,选择性地合成上述单位电流,生成为等级电流,向上述多条信号线进行供给,所述基准电压生成电路,对上述多个等级电流生成供给电路部共同地施加上述基准电压。
-
公开(公告)号:CN1326178A
公开(公告)日:2001-12-12
申请号:CN01115733.X
申请日:2001-05-31
Applicant: 卡西欧计算机株式会社
CPC classification number: G09G3/3677 , G09G2300/0408 , G09G2310/0281 , G11C19/00 , G11C19/28 , Y10S323/907
Abstract: 移位寄存器的每一级RS(1)、RS(2)、…是由六个TFT构成,这些TFT1-6中每一个的沟道宽度/沟道长度比(W/L)以这样一种方式按照每个TFT的晶体管特性进行设置,即该移位寄存器即使在高温下也可以正常地工作很长时间。
-
公开(公告)号:CN101377438B
公开(公告)日:2011-06-22
申请号:CN200810211150.1
申请日:2008-08-28
Applicant: 卡西欧计算机株式会社
Inventor: 两泽克彦
CPC classification number: G01J1/32 , G01J1/44 , G01J2001/4446
Abstract: 本发明涉及光传感器及具有该光传感器的显示装置,其特征在于光传感器具有:光电变换部(Tr1),用于接受外部光,输出与接受的上述外部光的照度相对应的光电流信号;电流电压变换部(Tr2),用于把从上述光电变换部输出的上述光电流信号变换成电压信号;电压放大部(Tr3、Tr4),用于放大上述电压信号;以及电流放大部(Tr5),用于输出与上述被放大的电压信号相对应的电流信号。其中,上述光电变换部、上述电流电压变换部、上述电压放大部、以及上述电流放大部,被构成分别包含单个或多个薄膜晶体管。
-
公开(公告)号:CN1835063B
公开(公告)日:2010-09-15
申请号:CN200610059170.2
申请日:2006-03-15
Applicant: 卡西欧计算机株式会社
Abstract: 本发明涉及移位寄存器电路及驱动控制装置。所述移位寄存器电路,具备级联连接的多个信号保持电路;上述各信号保持电路具备:输入控制电路,被施加输入信号,取入并保持该输入信号;输出控制电路,被施加第1控制时钟信号,输出与所保持的上述输入信号及上述第1控制时钟信号的定时对应的输出信号;复位控制电路,被施加复位信号,对保持在上述输入控制电路中的上述输入信号的信号电平进行初始化;上述输出信号结束的定时被设定在上述复位信号的施加开始定时之前。
-
公开(公告)号:CN100454363C
公开(公告)日:2009-01-21
申请号:CN200410069423.5
申请日:2004-06-30
Applicant: 卡西欧计算机株式会社
CPC classification number: G09G3/325 , G09G3/3283 , G09G2300/0842 , G09G2300/0861 , G09G2310/027 , G09G2310/06
Abstract: 本发明提供一种电流生成供给电路,向多个负载供给对应于数字信号的驱动电流,具备电流生成电路,该电流生成电路包括:基准电压生成电路,至少提供具有恒定电流值的基准电流,生成基于该基准电流的基准电压;驱动电流生成电路,根据所述基准电压,生成相对于所述基准电流具有与所述数字信号对应的比率的电流值的输出电流;以及特性控制电路,设定所述输出电流相对所述基准电流的比率;并且,将所述输出电流作为所述驱动电流向所述多个负载的每个供给。通过所述特性控制电路,对各负载将所述输出电流相对所述基准电流的比率设定成多级,或设定成对每个负载可改变所述输出电流相对所述基准电流的比率,以此设定各负载的驱动特性。
-
公开(公告)号:CN1229813C
公开(公告)日:2005-11-30
申请号:CN02140231.0
申请日:2002-07-01
Applicant: 卡西欧计算机株式会社
IPC: G11C19/28
CPC classification number: G11C19/28 , G11C8/04 , G11C19/184
Abstract: 移位寄存器包含级,从各级输出输出信号。该级包含第一晶体管,在将输出信号输入到其控制端中时,它通过另一端输出从前一级输入到一端中的输出信号;第二晶体管具有连接在第一晶体管的另一端上的控制端,由输入到一端中的时钟信号在控制端与第一晶体管的另一端之间的线路的电容中累积电荷,及从一端输出时钟信号。在从后一级输入输出信号时,电路将线路的电位移位到预定的电平上,并将该线路的电位保持在预定的电平上直到输入了该输出信号为止。
-
公开(公告)号:CN1395256A
公开(公告)日:2003-02-05
申请号:CN02140231.0
申请日:2002-07-01
Applicant: 卡西欧计算机株式会社
IPC: G11C19/28
CPC classification number: G11C19/28 , G11C8/04 , G11C19/184
Abstract: 移位寄存器包含级,从各级输出输出信号。该级包含第一晶体管,在将输出信号输入到其控制端中时,它通过另一端输出从前一级输入到一端中的输出信号;第二晶体管具有连接在第一晶体管的另一端上的控制端,由输入到一端中的时钟信号在控制端与第一晶体管的另一端之间的线路的电容中累积电荷,及从一端输出时钟信号。在从后一级输入输出信号时,电路将线路的电位移位到预定的电平上,并将该线路的电位保持在预定的电平上直到输入了该输出信号为止。
-
公开(公告)号:CN1366284A
公开(公告)日:2002-08-28
申请号:CN02101739.5
申请日:2002-01-17
Applicant: 卡西欧计算机株式会社
IPC: G09G3/26
CPC classification number: G09G3/3688 , G09G3/3648 , G09G2310/0232 , G09G2320/0223 , G09G2320/0233
Abstract: 本发明公开一种电路,使作为将信号输出到多个元件的驱动器的移位寄存器稳定工作。其显示装置包括:在基板上的显示区域中设置的多个布线;在各所述多个布线上设置的多个显示元件;在基板上的非显示区域中设置的虚设布线(单数);各所述多个布线中的寄生电容;以及使得所述虚设布线中的寄生电容相等而连接到所述虚设布线的虚设元件(单数)。
-
-
-
-
-
-
-
-
-