-
公开(公告)号:CN108900593A
公开(公告)日:2018-11-27
申请号:CN201810644124.1
申请日:2018-06-21
Applicant: 南通大学
Abstract: 本发明公开了一种储物柜数据的分布式处理方法,包括以下步骤:步骤一,采用轻量级服务器来实现各个节点的负载均衡、步骤二,业务拆分及集群,增强各个节点的针对性和灵活性、步骤三,依靠协调中心来实现服务器的注册和发现、步骤四,分布式计算平台进行数据分析,消息队列推送消费者相关主题的消息、步骤五,采用非关系型数据库进行数据缓存。本发明适用于解决智能储物柜系统单个节点无法完成计算和存储任务,通过分布式计算和分布式存储等方法提升性能和并发,提高系统的可用性。
-
公开(公告)号:CN108900593B
公开(公告)日:2021-04-30
申请号:CN201810644124.1
申请日:2018-06-21
Applicant: 南通大学
Abstract: 本发明公开了一种储物柜数据的分布式处理方法,包括以下步骤:步骤一,采用轻量级服务器来实现各个节点的负载均衡、步骤二,业务拆分及集群,增强各个节点的针对性和灵活性、步骤三,依靠协调中心来实现服务器的注册和发现、步骤四,分布式计算平台进行数据分析,消息队列推送消费者相关主题的消息、步骤五,采用非关系型数据库进行数据缓存。本发明适用于解决智能储物柜系统单个节点无法完成计算和存储任务,通过分布式计算和分布式存储等方法提升性能和并发,提高系统的可用性。
-
公开(公告)号:CN108650076A
公开(公告)日:2018-10-12
申请号:CN201810469202.9
申请日:2018-05-16
Applicant: 南通大学
CPC classification number: H04L9/0852 , H04L9/0631 , H04L9/065
Abstract: 本发明涉及一种基于量子可逆逻辑的AES加密系统硬件模块的实现方法,通过在伽罗华域上的运算法则,来实现量子线路中的可逆计算,并使用电子线路中的异或门级联实现乘2器件的构造,通过在伽罗华域上的矩阵运算实现对128位状态矩阵中的一整列进行可逆加密操作,使用乘2器件与异或门来搭建列混合的硬件电路,基于伽罗华域域上的矩阵运算,使用乘2器件与电子逻辑门来搭建逆列混合的硬件电路,实现对列混合加密后数据流的解密操作。本发明可有效地提高文件的抗攻击能力,并能很大程度地减少能量的消耗与CPU的占用,提高加密效率。
-
公开(公告)号:CN108322305A
公开(公告)日:2018-07-24
申请号:CN201810469137.X
申请日:2018-05-16
Applicant: 南通大学
IPC: H04L9/06
CPC classification number: H04L9/0631
Abstract: 本发明涉及了一种用于AES加密硬件系统的量子字节替换硬件模块的实现方法,通过将伽罗华域中有限域上的数据变换到复合域上,在复合域上进行求逆之后再变换回有限域,达到对数据加密的目的。使用电子线路中的异或门、与门等器件来实现量子逻辑门的变换,最终实现硬件模块的搭建。本发明用量子线路中的简单门电路实现,可有效地缓解加密系统中CPU的运行压力,具有速度更快,加密效果更好优点。
-
公开(公告)号:CN110120867B
公开(公告)日:2022-02-22
申请号:CN201910354395.8
申请日:2019-04-29
Applicant: 南通大学
Abstract: 本发明提供了一种基于量子可逆线路的AES硬件加密系统的实现方法,属于信息安全领域技术领域。其技术方案为:一种基于量子可逆线路的AES硬件加密系统,包括量子可逆线路加解密模块、量子秘钥扩展模块以及多接口选择模块;实现方法包括以下步骤:实现量子可逆线路加解密模块的硬件化设置,完成量子秘钥扩展模块的硬件化设置,采用电子电路设置多接口选择模块。本发明的有益效果为:将基于量子可逆线路的加解密模块与量子秘钥扩展模块根据算法规则相结合,构造出基于量子可逆线路的加密系统,加密的复杂度是传统方法的(2n‑1)!倍,提高加密效果与抗攻击能力,另外多接口选择模块能与各种接口的设备连接,完成对各种形式信息的加解密操作。
-
公开(公告)号:CN110113149B
公开(公告)日:2022-02-22
申请号:CN201910354131.2
申请日:2019-04-29
Applicant: 南通大学
Abstract: 本发明提供了一种用于AES硬件加密系统的量子秘钥扩展模块的实现方法,属于信息安全技术领域。其技术方案为:一种用于AES硬件加密系统的量子秘钥扩展模块的实现方法,包括以下步骤:步骤A,g函数的实现;步骤B,秘钥扩展算法的实现。本发明的有益效果为:本发明的秘钥扩展模块由量子可逆线路构造实现,能够将秘钥扩展算法的复杂度增加(2n‑1)!倍,主要针对128位的种子秘钥进行操作,对16字节秘钥进行运算,扩展生成新的第一轮16字节的秘钥,然后对第一轮秘钥进行运算得到第二轮秘钥,以此方式得到十轮秘钥,为基于量子线路的AES硬件加密系统中的加解密过程提供秘钥,提高AES硬件加密系统的加密效果与复杂度。
-
公开(公告)号:CN110120867A
公开(公告)日:2019-08-13
申请号:CN201910354395.8
申请日:2019-04-29
Applicant: 南通大学
Abstract: 本发明提供了一种基于量子可逆线路的AES硬件加密系统的实现方法,属于信息安全领域技术领域。其技术方案为:一种基于量子可逆线路的AES硬件加密系统,包括量子可逆线路加解密模块、量子秘钥扩展模块以及多接口选择模块;实现方法包括以下步骤:实现量子可逆线路加解密模块的硬件化设置,完成量子秘钥扩展模块的硬件化设置,采用电子电路设置多接口选择模块。本发明的有益效果为:将基于量子可逆线路的加解密模块与量子秘钥扩展模块根据算法规则相结合,构造出基于量子可逆线路的加密系统,加密的复杂度是传统方法的(2n-1)!倍,提高加密效果与抗攻击能力,另外多接口选择模块能与各种接口的设备连接,完成对各种形式信息的加解密操作。
-
公开(公告)号:CN110113149A
公开(公告)日:2019-08-09
申请号:CN201910354131.2
申请日:2019-04-29
Applicant: 南通大学
Abstract: 本发明提供了一种用于AES硬件加密系统的量子秘钥扩展模块的实现方法,属于信息安全技术领域。其技术方案为:一种用于AES硬件加密系统的量子秘钥扩展模块的实现方法,包括以下步骤:步骤A,g函数的实现;步骤B,秘钥扩展算法的实现。本发明的有益效果为:本发明的秘钥扩展模块由量子可逆线路构造实现,能够将秘钥扩展算法的复杂度增加(2n-1)!倍,主要针对128位的种子秘钥进行操作,对16字节秘钥进行运算,扩展生成新的第一轮16字节的秘钥,然后对第一轮秘钥进行运算得到第二轮秘钥,以此方式得到十轮秘钥,为基于量子线路的AES硬件加密系统中的加解密过程提供秘钥,提高AES硬件加密系统的加密效果与复杂度。
-
-
-
-
-
-
-