-
公开(公告)号:CN118413314B
公开(公告)日:2025-04-22
申请号:CN202410603017.X
申请日:2024-05-15
Applicant: 南通大学
Abstract: 本发明涉及密码电路实现技术领域,尤其涉及一种基于混淆机制可防御故障攻击的对称加/解密组合电路,包括一条加密电路单元、一条解密电路单元、混淆机制单元、去混淆机制单元和密钥扩展单元;加密电路单元和解密电路单元均为全展开结构,包括Nr个轮变换单元。本发明通过随机数发生器单元、存储器单元和混淆机制单元,使得填充数据不固定,同时对诱导(或注入)故障起到随机化的作用,与传统的单一扩散相比,本发明处理同一组数据功耗呈现动态变化,同时对加密路径中可能存在的故障信息进行随机扩散,破坏了诱导故障和故障密文之间的依赖关系,从而可有效防御故障攻击,提高加密电路的安全性。
-
公开(公告)号:CN118413314A
公开(公告)日:2024-07-30
申请号:CN202410603017.X
申请日:2024-05-15
Applicant: 南通大学
Abstract: 本发明涉及密码电路实现技术领域,尤其涉及一种基于混淆机制可防御故障攻击的对称加/解密组合电路,包括一条加密电路单元、一条解密电路单元、混淆机制单元、去混淆机制单元和密钥扩展单元;加密电路单元和解密电路单元均为全展开结构,包括Nr个轮变换单元。本发明通过随机数发生器单元、存储器单元和混淆机制单元,使得填充数据不固定,同时对诱导(或注入)故障起到随机化的作用,与传统的单一扩散相比,本发明处理同一组数据功耗呈现动态变化,同时对加密路径中可能存在的故障信息进行随机扩散,破坏了诱导故障和故障密文之间的依赖关系,从而可有效防御故障攻击,提高加密电路的安全性。
-