-
公开(公告)号:CN119987743A
公开(公告)日:2025-05-13
申请号:CN202510453480.5
申请日:2025-04-11
Applicant: 南昌大学
Abstract: 本发明提供了一种基于RAG和框架式COT的代码生成方法及系统,通过将待转换的信号处理算法输入到框架式COT大模型中,并根据框架式COT大模型的操作流程,搭建算法框架,其中,待转换的信号处理算法以matlab或C语言形式体现;根据算法框架,生成基础代码;根据用户需求,通过检索增强生成方法,聚焦于基础代码的预设部分,并匹配专业术语,对预设部分进行优化;输出经过优化后的代码,其中,代码为FPGA可执行代码。具体的,在利用LLM增强开发HDL潜力的过程中,通过应用框架式思路链提示技术和检索增强生成,得到时延低、资源利用率高的代码,从时间和空间的角度上提高FPGA在硬件电路中的执行效率。
-