-
公开(公告)号:CN116720557A
公开(公告)日:2023-09-08
申请号:CN202310638262.X
申请日:2023-05-31
Applicant: 南方科技大学
IPC: G06N3/063 , G06N3/0464 , G06F17/16 , G06F7/78
Abstract: 本发明提供了一种卷积加速方法及卷积硬件加速器,涉及硬件设计领域。卷积硬件加速器包括正转换模块、FNT模块、矩阵点乘模块、IFNT模块和逆转换模块。基于费马数变换的线性卷积性质,利用卷积硬件加速器实现对两个转换矩阵进行正费马数变换后再进行点乘得到的结果再经过逆费马数变换,以此利用硬件资源实现了卷积加速。并且卷积硬件加速器实现卷积加速时,在正费马数变换过程以及逆费马数变换过程中,利用位拆分、取反和位拼接操作来替代现有技术中的乘法和取模运算,加快了卷积速度,而且能够有效降低硬件实现的复杂度和硬件资源的消耗。